MDAPSK调制解调技术研究及FPGA实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 引言 | 第9-14页 |
| ·MDAPSK 调制技术研究目的和意义 | 第9-10页 |
| ·MDAPSK 调制技术研究现状 | 第10-11页 |
| ·本课题要完成的任务与方案选择 | 第11-12页 |
| ·主要研究工作和论文组织 | 第12-14页 |
| 第二章 MDAPSK 调制解调原理 | 第14-33页 |
| ·MDAPSK 调制原理 | 第14-22页 |
| ·MDAPSK 调制原理简述 | 第14-17页 |
| ·16DAPSK 调制原理及仿真 | 第17-18页 |
| ·32DAPSK 调制原理及仿真 | 第18-21页 |
| ·64DAPSK 调制原理及仿真 | 第21-22页 |
| ·MDAPSK 解调原理 | 第22-31页 |
| ·MDAPSK 解调原理简述 | 第22-25页 |
| ·MDAPSK 解调简化算法 | 第25-26页 |
| ·16DAPSK 解调原理及仿真 | 第26-28页 |
| ·32DAPSK 解调原理及仿真 | 第28-31页 |
| ·64DAPSK 解调原理及仿真 | 第31页 |
| ·本章小结 | 第31-33页 |
| 第三章 16DAPSK 的FPGA 实现 | 第33-63页 |
| ·16DAPSK 实现简介 | 第33-35页 |
| ·调制端模块设计 | 第35-45页 |
| ·数据产生模块 | 第35页 |
| ·串并转换及差分编码映射模块 | 第35-38页 |
| ·成形滤波模块 | 第38-43页 |
| ·正交载波调制模块 | 第43-45页 |
| ·解调端模块设计 | 第45-62页 |
| ·载波消除模块 | 第45-46页 |
| ·低通滤波模块 | 第46-48页 |
| ·位同步模块 | 第48-60页 |
| ·差分解码及并串转换模块 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第四章 硬件电路设计与调试 | 第63-72页 |
| ·硬件验证方案设计 | 第63页 |
| ·硬件平台整体设计 | 第63-64页 |
| ·FPGA 选型及配置电路设计 | 第64-65页 |
| ·D/A 转换电路设计 | 第65-67页 |
| ·A/D 转换电路设计 | 第67-68页 |
| ·电源系统设计 | 第68-69页 |
| ·系统调试 | 第69-71页 |
| ·软件调试 | 第69页 |
| ·硬件调试 | 第69-71页 |
| ·本章小结 | 第71-72页 |
| 第五章 结束语 | 第72-74页 |
| ·全文总结 | 第72页 |
| ·下一步工作展望 | 第72-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-77页 |
| 作者攻硕期间所取得的成果 | 第77-78页 |
| 附录1 硬件PCB 板连接实物图 | 第78-79页 |