基于DM642的H.264编码器的优化与设计
| 摘要 | 第1-9页 |
| ABSTRACT | 第9-11页 |
| 第一章 绪论 | 第11-17页 |
| ·视频编码标准简介 | 第11-12页 |
| ·视频编码标准的发展 | 第12-13页 |
| ·几种编码标准的介绍 | 第13-16页 |
| ·本文主要工作及结构安排 | 第16-17页 |
| 第二章 H.264/AVC的概述和技术亮点 | 第17-21页 |
| ·H.264编码器概述 | 第17-18页 |
| ·H.264技术亮点 | 第18-21页 |
| 第三章 DM642平台的特点 | 第21-24页 |
| ·DM642实验平台 | 第21页 |
| ·DM642芯片性能特点 | 第21-22页 |
| ·DM642结构及指令集特点 | 第22-24页 |
| 第四章 基于DM642平台H.264程序优化流程 | 第24-30页 |
| ·C语言级优化 | 第24-27页 |
| ·线性汇编级优化 | 第27页 |
| ·汇编级优化 | 第27-30页 |
| 第五章 H.264编码器核心算法的优化 | 第30-51页 |
| ·H.264编码器源代码的选择 | 第30-31页 |
| ·H.264视频编码算法的优化 | 第31页 |
| ·帧内预测算法的优化 | 第31-39页 |
| ·帧内预测算法原理 | 第31-33页 |
| ·各种预测模式的介绍 | 第33-35页 |
| ·各种预测模式的优化及优化结果 | 第35-39页 |
| ·匹配误差函数的优化 | 第39-41页 |
| ·整数变换及反变换和量化及反量化的汇编级优化 | 第41-51页 |
| ·整数变换及量化和整数反变换及反量化的原理 | 第42-45页 |
| ·变换、量化、重缩放和反变换全过程 | 第45页 |
| ·整数DCT变换和反变换过程的优化 | 第45-48页 |
| ·量化及反量化部分的优化 | 第48-51页 |
| 第六章 基于Cache的H.264编码器的优化 | 第51-59页 |
| ·DM642的两级Cache原理 | 第51-52页 |
| ·基于DM642的Cache级优化 | 第52-59页 |
| ·应用级优化 | 第52-53页 |
| ·程序级的优化 | 第53-54页 |
| ·基于Cache的整体优化 | 第54-59页 |
| 第七章 H.264编码器实时采集的实现 | 第59-67页 |
| ·实时操作系统DSP/BIOS | 第59-61页 |
| ·H.264视频驱动程序原理 | 第61-63页 |
| ·视频编码方案的实现 | 第63-67页 |
| 第八章 总结与展望 | 第67-69页 |
| 参考文献 | 第69-72页 |
| 致谢 | 第72-73页 |
| 攻读学位期间发表的论文及完成的科研项目 | 第73-74页 |
| 学位论文评阅及答辩情况表 | 第74页 |