TETRA数字集群终端硬件设计
| 摘要 | 第1-5页 |
| Abstract | 第5-13页 |
| 第一章 绪论 | 第13-17页 |
| ·数字集群系统介绍 | 第13-15页 |
| ·集群通信系统概述 | 第13页 |
| ·数字集群通信系统 | 第13-15页 |
| ·数字集群系统的军事应用 | 第15-16页 |
| ·军事变革需求 | 第15页 |
| ·项目背景介绍 | 第15-16页 |
| ·本文组织结构 | 第16-17页 |
| 第二章 TETRA数字集群中的技术介绍 | 第17-30页 |
| ·TETRA中的语音编码 | 第17-19页 |
| ·语音编码概述 | 第17页 |
| ·语音编码分类 | 第17-18页 |
| ·TETRA中的语音编码 | 第18-19页 |
| ·TETRA中的调制解调 | 第19-30页 |
| ·调制解调技术介绍 | 第19-20页 |
| ·π/4-DQPSK信号调制原理 | 第20-22页 |
| ·π/4-DQPSK调制器实现 | 第22-28页 |
| ·π/4-DQPSK的解调 | 第28-30页 |
| 第三章 数字集群终端系统设计 | 第30-41页 |
| ·硬件平台设计 | 第30-31页 |
| ·硬件平台功能概述 | 第30页 |
| ·硬件平台芯片介绍 | 第30-31页 |
| ·AIC23芯片介绍 | 第31-35页 |
| ·DSP芯片 | 第35-38页 |
| ·DSP芯片概述 | 第35-36页 |
| ·DSP的特点 | 第36-37页 |
| ·TMS320C6000的结构特点 | 第37-38页 |
| ·FPGA芯片 | 第38-41页 |
| 第四章 系统模块软件调试 | 第41-77页 |
| ·系统数据流程 | 第41-42页 |
| ·AIC23模块 | 第42-44页 |
| ·AIC23配置接口 | 第42页 |
| ·AIC23数字音频接口 | 第42-43页 |
| ·配置AIC23 | 第43-44页 |
| ·DSP模块 | 第44-70页 |
| ·工具介绍 | 第44-50页 |
| ·I2C模块 | 第50-53页 |
| ·McBSP串口 | 第53-57页 |
| ·EDMA模块 | 第57-62页 |
| ·DSP中断 | 第62-65页 |
| ·EDMA和McBSP联合调试 | 第65-70页 |
| ·FPGA模块 | 第70-77页 |
| ·开发工具 | 第70-72页 |
| ·FPGA的调试 | 第72-73页 |
| ·FPGA与DSP的通信 | 第73-77页 |
| 第五章 调试结果及展望 | 第77-83页 |
| ·调试结果分析 | 第77-81页 |
| ·调试平台 | 第77-78页 |
| ·调试结果 | 第78-81页 |
| ·工作总结与改进 | 第81-83页 |
| ·工作总结 | 第81页 |
| ·下一步工作展望 | 第81-83页 |
| 致谢 | 第83-84页 |
| 参考文献 | 第84-86页 |
| 个人简历 | 第86页 |