基于多环PLL的低相噪X波段频率合成器的研制
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-13页 |
·频率合成器的概念 | 第9-11页 |
·频率合成器的国内外研究动态 | 第11页 |
·本课题研究的内容和意义 | 第11-13页 |
第二章 锁相环的工作原理 | 第13-29页 |
·锁相环的基本原理 | 第13-19页 |
·鉴相器 | 第14-15页 |
·环路滤波器 | 第15-18页 |
·压控振荡器 | 第18-19页 |
·锁相环的性能 | 第19-26页 |
·锁相环传递函数的一般形式 | 第20-22页 |
·实际环路的传递函数 | 第22-24页 |
·锁相环的频率响应 | 第24-25页 |
·环路的稳定性 | 第25-26页 |
·锁相环的捕获性能 | 第26-29页 |
·锁相环的捕获过程 | 第26-27页 |
·锁相环的捕获时间 | 第27-28页 |
·影响锁相环的锁定速度的因素 | 第28-29页 |
第三章 锁相环的相位噪声分析 | 第29-42页 |
·相位噪声的概念 | 第29-31页 |
·相位噪声的定量表示 | 第31-33页 |
·相位噪声的时域表示 | 第31-32页 |
·相位噪声的频域表示 | 第32-33页 |
·锁相环各组成部件的相位噪声分析 | 第33-37页 |
·鉴相器的噪声分析 | 第33-34页 |
·压控振荡器的噪声分析 | 第34-35页 |
·N 分频器的噪声分析 | 第35-37页 |
·放大器的噪声分析 | 第37页 |
·锁相环的相位噪声分析 | 第37-40页 |
·锁相环的最佳环路带宽 | 第40-42页 |
第四章 X 波段频率合成器的方案论证 | 第42-51页 |
·频率合成器方案选择 | 第42-47页 |
·直接频率合成 | 第42-43页 |
·锁相频率合成 | 第43-44页 |
·环内混频锁相式频率合成 | 第44-46页 |
·系统方案的设计 | 第46-47页 |
·系统方案的可行性分析 | 第47-49页 |
·系统的相位噪声分析 | 第47-49页 |
·系统的杂散分析 | 第49页 |
·系统的频率范围分析 | 第49页 |
·系统的关键技术及难点 | 第49-51页 |
第五章 X 波段频率合成器的设计与实现 | 第51-64页 |
·X 波段频率合成器的单元电路设计 | 第51-55页 |
·数字鉴频鉴相器 | 第51-52页 |
·压控振荡器 | 第52-53页 |
·环路滤波器 | 第53-54页 |
·分频器 | 第54-55页 |
·系统其他辅助设计 | 第55-60页 |
·腔体滤波器的设计 | 第55-57页 |
·电源设计 | 第57-58页 |
·高频传输线设计 | 第58页 |
·印制板的EMC 设计 | 第58-60页 |
·系统的硬件实现 | 第60-64页 |
·高频部分的硬件实现 | 第60-61页 |
·电源控制部分的硬件实现 | 第61-62页 |
·系统的硬件实现 | 第62-64页 |
第六章 测试结果及分析 | 第64-72页 |
·杂散指标的测试结果及分析 | 第64-66页 |
·相噪指标的测试结果及分析 | 第66-72页 |
第七章 结论 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-78页 |