首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

基于多环PLL的低相噪X波段频率合成器的研制

摘要第1-5页
ABSTRACT第5-9页
第一章 绪论第9-13页
   ·频率合成器的概念第9-11页
   ·频率合成器的国内外研究动态第11页
   ·本课题研究的内容和意义第11-13页
第二章 锁相环的工作原理第13-29页
   ·锁相环的基本原理第13-19页
     ·鉴相器第14-15页
     ·环路滤波器第15-18页
     ·压控振荡器第18-19页
   ·锁相环的性能第19-26页
     ·锁相环传递函数的一般形式第20-22页
     ·实际环路的传递函数第22-24页
     ·锁相环的频率响应第24-25页
     ·环路的稳定性第25-26页
   ·锁相环的捕获性能第26-29页
     ·锁相环的捕获过程第26-27页
     ·锁相环的捕获时间第27-28页
     ·影响锁相环的锁定速度的因素第28-29页
第三章 锁相环的相位噪声分析第29-42页
   ·相位噪声的概念第29-31页
   ·相位噪声的定量表示第31-33页
     ·相位噪声的时域表示第31-32页
     ·相位噪声的频域表示第32-33页
   ·锁相环各组成部件的相位噪声分析第33-37页
     ·鉴相器的噪声分析第33-34页
     ·压控振荡器的噪声分析第34-35页
     ·N 分频器的噪声分析第35-37页
     ·放大器的噪声分析第37页
   ·锁相环的相位噪声分析第37-40页
   ·锁相环的最佳环路带宽第40-42页
第四章 X 波段频率合成器的方案论证第42-51页
   ·频率合成器方案选择第42-47页
     ·直接频率合成第42-43页
     ·锁相频率合成第43-44页
     ·环内混频锁相式频率合成第44-46页
     ·系统方案的设计第46-47页
   ·系统方案的可行性分析第47-49页
     ·系统的相位噪声分析第47-49页
     ·系统的杂散分析第49页
     ·系统的频率范围分析第49页
   ·系统的关键技术及难点第49-51页
第五章 X 波段频率合成器的设计与实现第51-64页
   ·X 波段频率合成器的单元电路设计第51-55页
     ·数字鉴频鉴相器第51-52页
     ·压控振荡器第52-53页
     ·环路滤波器第53-54页
     ·分频器第54-55页
   ·系统其他辅助设计第55-60页
     ·腔体滤波器的设计第55-57页
     ·电源设计第57-58页
     ·高频传输线设计第58页
     ·印制板的EMC 设计第58-60页
   ·系统的硬件实现第60-64页
     ·高频部分的硬件实现第60-61页
     ·电源控制部分的硬件实现第61-62页
     ·系统的硬件实现第62-64页
第六章 测试结果及分析第64-72页
   ·杂散指标的测试结果及分析第64-66页
   ·相噪指标的测试结果及分析第66-72页
第七章 结论第72-74页
致谢第74-75页
参考文献第75-78页

论文共78页,点击 下载论文
上一篇:非制冷红外焦平面阵列片上Sigma-Delta数字滤波器设计研究
下一篇:流水线A/D转换器的offline数字校准算法研究与实现