基于无线感应技术的位置检测单元的研究与设计
| 第1章 绪论 | 第1-11页 |
| ·选题背景 | 第7页 |
| ·无线感应技术及其国内外研究现状 | 第7-9页 |
| ·课题来源、目的及意义 | 第9-10页 |
| ·本论文的研究内容 | 第10-11页 |
| 第2章 基于无线感应技术的位置检测原理 | 第11-16页 |
| ·感应电缆及位置测试原理 | 第11-12页 |
| ·地面位置检测原理 | 第12-13页 |
| ·车上位置检测原理 | 第13-14页 |
| ·精密地址检测原理 | 第14-16页 |
| 第3章 系统方案的确定 | 第16-20页 |
| ·“单片机+CPLD/ FPGA”系统方案的提出 | 第16页 |
| ·单片机系统的特点 | 第16-17页 |
| ·CPLD/FPGA为控制核心的系统的特点 | 第17-19页 |
| ·单片机+CPLD/FPGA系统的特点 | 第19-20页 |
| 第4章 系统硬件设计 | 第20-30页 |
| ·系统整体结构框图 | 第20-21页 |
| ·信号预处理部分电路设计 | 第21-27页 |
| ·天线工作原理 | 第22-23页 |
| ·运算放大电路 | 第23页 |
| ·迟滞比较电路 | 第23-25页 |
| ·精密整流电路 | 第25页 |
| ·模拟滤波电路 | 第25-27页 |
| ·系统的电磁兼容设计 | 第27-30页 |
| 第5章 地址解码单元的 FPGA实现 | 第30-44页 |
| ·FPGA的设计方法及流程 | 第30-33页 |
| ·FPGA设计方法 | 第30-32页 |
| ·FPGA设计流程 | 第32-33页 |
| ·VHDL硬件描述语言 | 第33-34页 |
| ·FPGA编程与测试 | 第34-35页 |
| ·FPGA编程 | 第34页 |
| ·FPGA的测试方法 | 第34-35页 |
| ·现场可编程逻辑门阵列概述 | 第35-36页 |
| ·器件选型 | 第36-40页 |
| ·Altera CPLD/FPGA的特点 | 第36页 |
| ·Cyclone系列FPGA器件的基本结构 | 第36-40页 |
| ·基于FPGA相位解调 | 第40-43页 |
| ·数字调相原理 | 第40-41页 |
| ·数字解调原理 | 第41-42页 |
| ·本地址检测单元的FPGA解调 | 第42-43页 |
| ·应用结果 | 第43-44页 |
| 第6章 单片机程序的实现 | 第44-53页 |
| ·C8051F040芯片的基本介绍 | 第44-47页 |
| ·单片机主程序流程图 | 第47-48页 |
| ·中断0软件设计 | 第48-49页 |
| ·中断1软件设计 | 第49-50页 |
| ·软件设计中的数字滤波 | 第50-51页 |
| ·系统联调及结果 | 第51-53页 |
| 第7章 全文工作总结及展望 | 第53-54页 |
| ·全文工作总结 | 第53页 |
| ·工作展望 | 第53-54页 |
| 参考文献 | 第54-57页 |
| 致谢 | 第57-58页 |
| 攻读硕士学位期间发表的论文 | 第58页 |
| 攻读硕士学位期间参加科研项目 | 第58-59页 |
| 附录1:系统时序图 | 第59-60页 |
| 附录2:位置检测单元电路原理图 | 第60页 |