| 第一章 引言 | 第1-13页 |
| ·研究背景 | 第9页 |
| ·项目来源 | 第9-10页 |
| ·本文要研究的内容 | 第10-12页 |
| ·本章小结 | 第12-13页 |
| 第二章 设计思想和技术方案 | 第13-17页 |
| ·系统设计中主要考虑的问题 | 第13页 |
| ·总体设计思路 | 第13-15页 |
| ·硬件系统框图 | 第14-15页 |
| ·系统频率配置和编码方式 | 第15页 |
| ·简单介绍 TK980 电台的特性和参数 | 第15页 |
| ·单片机资源计算以及外围电路选择 | 第15页 |
| ·本论文所完成的工作 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 第三章 信道机部分的分析 | 第17-30页 |
| ·总体特点 | 第17页 |
| ·锁相环结构 | 第17-18页 |
| ·锁相环的基本理论 | 第18-24页 |
| ·锁相环的组成部分 | 第18-20页 |
| ·鉴相器(PD) | 第19页 |
| ·环路滤波器(LF) | 第19页 |
| ·压控振荡器(VCO) | 第19-20页 |
| ·环路的动态方程 | 第20-21页 |
| ·环路的跟踪性能 | 第21-22页 |
| ·环路的线性化相位模型 | 第21页 |
| ·二阶锁相环路研究 | 第21-22页 |
| ·环路的稳态相位误差 | 第22页 |
| ·环路的稳定性能 | 第22-23页 |
| ·环路的噪声性能 | 第23页 |
| ·环路的捕获性能 | 第23-24页 |
| ·频率合成器的理论及研究 | 第24-28页 |
| ·锁相频率合成技术的理论 | 第24-28页 |
| ·组成部分和结构框图 | 第24-25页 |
| ·性能指标 | 第25页 |
| ·系统噪声性能分析与研究 | 第25-27页 |
| ·系统杂散分析和研究 | 第27-28页 |
| ·信道机的初始化 | 第28-29页 |
| ·场强测试 | 第29页 |
| ·本章小结 | 第29-30页 |
| 第四章 单片机部分相关设计 | 第30-38页 |
| ·串口扩展方式及应用GM8123 | 第30-33页 |
| ·GM8123 特征介绍 | 第31-32页 |
| ·母口接收子口发送流程详述 | 第32-33页 |
| ·子口接收母口发送流程详述 | 第33页 |
| ·芯片的工作方式设置 | 第33页 |
| ·时钟芯片 PCF8563 和基于 I2C 总线的操作 | 第33-35页 |
| ·I2C总线的操作时序 | 第33-34页 |
| ·PCF8563 的简介 | 第34-35页 |
| ·单片机I/O 口模拟串行通信的实现方法 | 第35-36页 |
| ·硬件的布线和调试 | 第36-37页 |
| ·布线规则 | 第36-37页 |
| ·硬件调试 | 第37页 |
| ·本章小结 | 第37-38页 |
| 第五章 程序相关设计 | 第38-49页 |
| ·主模块 | 第38-39页 |
| ·子模块 | 第39-48页 |
| ·车载电台接收来自监控装置的列车运行信息 | 第39-40页 |
| ·车载电台接收来自列尾司机控制盒的控制信息 | 第40-41页 |
| ·无线传输部分相关程序设计 | 第41-42页 |
| ·功能码的设定 | 第41-42页 |
| ·无线部分数据接收发送流程图 | 第42页 |
| ·数据的编码解码 | 第42-44页 |
| ·无线信道数据基本帧格式 | 第43页 |
| ·位同步的接收实现 | 第43-44页 |
| ·帧同步的实现 | 第44页 |
| ·POCSAG 编码介绍 | 第44-46页 |
| ·CRC 快速算法 | 第46-48页 |
| ·CRC 原理 | 第46-47页 |
| ·快速算法的基本思路 | 第47页 |
| ·适用于本系统的单片机的算法 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 系统测试的的性能指标 | 第49-50页 |
| 结论 | 第50-51页 |
| 参考文献 | 第51-52页 |
| 致谢 | 第52-53页 |
| 附录 | 第53-55页 |
| 个人简历 | 第55页 |