基于北斗和GPS授时系统的研制
| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第一章 绪论 | 第11-15页 |
| ·课题背景 | 第11-13页 |
| ·授时技术现状 | 第13页 |
| ·研究成果 | 第13-15页 |
| 第二章 时间同步系统介绍 | 第15-17页 |
| ·时间同步系统结构 | 第15页 |
| ·授时信号类型及传输介质 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 第三章 系统总体架构 | 第17-19页 |
| ·系统总体结构方案 | 第17-18页 |
| ·本课题的特色及创新点 | 第18-19页 |
| 第四章 IRIG-B 码模块的设计 | 第19-34页 |
| ·IRIG-B 码规范 | 第19-21页 |
| ·IRIG-B 码技术现状 | 第21-22页 |
| ·IRIG-B 码硬件设计 | 第22-27页 |
| ·IRIG-B 编码器的总体设计 | 第22页 |
| ·相位同步单元电路的设计 | 第22-23页 |
| ·IRIG-B 码时间同步精度时序分析 | 第23-24页 |
| ·正弦波产生电路 | 第24-26页 |
| ·IRIG-B 交流码调制电路 | 第26-27页 |
| ·IRIG-B 交流码调制电路 | 第27页 |
| ·IRIG-B 码软件设计 | 第27-32页 |
| ·IRIG-B 码的编码实现 | 第27-29页 |
| ·软件设计流程图 | 第29-32页 |
| ·实验结果分析 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 第五章 守时模块的设计 | 第34-46页 |
| ·守时技术现状 | 第34-35页 |
| ·恒温晶体振荡器OC50 简介 | 第35-36页 |
| ·芯片 DAC7512 简介 | 第36-37页 |
| ·守时模块的总体设计 | 第37-38页 |
| ·相位超前/滞后检测单元的设计 | 第38-40页 |
| ·相位滞后/超前检测电路 | 第38-39页 |
| ·相位滞后/超前检测原理 | 第39-40页 |
| ·相位超前/滞后处理及分频单元电路 | 第40页 |
| ·软件设计流程图 | 第40-41页 |
| ·调频、调相的具体实现过程 | 第41-42页 |
| ·调频算法分析 | 第42-43页 |
| ·实验结果分析 | 第43-45页 |
| ·本章小结 | 第45-46页 |
| 第六章 CPU 模块的设计 | 第46-54页 |
| ·CPU 模块简介 | 第46-47页 |
| ·CPU 模块总体设计 | 第47-48页 |
| ·时标信号无损切换处理单元的设计 | 第48-49页 |
| ·时间存储单元的设计 | 第49-50页 |
| ·CPU 模块软件设计 | 第50-53页 |
| ·本章小结 | 第53-54页 |
| 第七章 脉冲板模块的设计 | 第54-66页 |
| ·脉冲信号简介 | 第54-55页 |
| ·脉冲板模块总体设计 | 第55页 |
| ·脉冲信号相位同步单元的设计 | 第55-58页 |
| ·脉冲信号相位同步电路 | 第56-57页 |
| ·脉冲信号相位同步精度分析 | 第57-58页 |
| ·隔离单元的设计 | 第58-60页 |
| ·光耦合器6N137 简介 | 第58-59页 |
| ·隔离电路 | 第59-60页 |
| ·脉冲选择处理单元 | 第60-61页 |
| ·脉冲选择处理电路 | 第60页 |
| ·脉冲选择处理单元具体实现 | 第60-61页 |
| ·脉冲板模块的软件设计 | 第61-64页 |
| ·结果分析 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 第八章 结论 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 在学研究成果 | 第69-70页 |
| 致谢 | 第70页 |