| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-11页 |
| ·研究背景 | 第7页 |
| ·频率合成技术的主要方式 | 第7-8页 |
| ·频率合成技术的近况与展望 | 第8-10页 |
| ·论文主要工作及各章节安排 | 第10-11页 |
| 2 频率合成技术的基本理论 | 第11-26页 |
| ·引言 | 第11页 |
| ·DDS的基本理论 | 第11-19页 |
| ·DDS的理论基础 | 第11-12页 |
| ·DDS的基本结构与原理 | 第12-14页 |
| ·理想的DDS输出频谱 | 第14-15页 |
| ·DDS的优缺点 | 第15-17页 |
| ·DDS实际输出频谱分析 | 第17-19页 |
| ·PLL的基本理论 | 第19-24页 |
| ·PLL主要部件的功能模型 | 第20-22页 |
| ·PLL的相位模型 | 第22页 |
| ·PLL的工作过程 | 第22-23页 |
| ·PLL的相位噪声 | 第23-24页 |
| ·总结 | 第24-26页 |
| 3 基于DDS+PLL的信号源方案设计 | 第26-34页 |
| ·设计方案 | 第26-27页 |
| ·主要芯片选择 | 第27-28页 |
| ·DDS和PLL的杂散抑制 | 第28-30页 |
| ·DDS和PLL的相位噪声 | 第30-31页 |
| ·电路设计的注意事项 | 第31-33页 |
| ·总结 | 第33-34页 |
| 4 DDS+PLL电路设计 | 第34-58页 |
| ·DDS硬件电路设计 | 第34-50页 |
| ·DDS芯片AD9959简介 | 第34-36页 |
| ·AD9959外围电路设计 | 第36-39页 |
| ·AD9959的配置 | 第39-42页 |
| ·单片机MSP430F2013对AD9959的控制过程 | 第42-46页 |
| ·DDS后级滤波器的设计 | 第46-47页 |
| ·电路板的处理和测试结果 | 第47-50页 |
| ·PLL硬件电路设计 | 第50-58页 |
| ·PLL芯片ADF4106简介 | 第50-51页 |
| ·PLL电源电路 | 第51-52页 |
| ·ADF4106外围电路设计 | 第52-53页 |
| ·ADF4106的配置 | 第53-55页 |
| ·单片机MSP430F2013对ADF4106的控制 | 第55-56页 |
| ·测试结果 | 第56-57页 |
| ·总结 | 第57-58页 |
| 结论 | 第58-59页 |
| 致谢 | 第59-60页 |
| 参考文献 | 第60-61页 |