| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 1 绪论 | 第7-11页 |
| 1.1 研究背景 | 第7页 |
| 1.2 国内外研究现状及分析 | 第7-10页 |
| 1.3 论文内容及章节安排 | 第10-11页 |
| 2 高帧频CMOS相机系统方案设计 | 第11-19页 |
| 2.1 高帧频CMOS相机系统技术要求 | 第11页 |
| 2.2 高帧频相机系统架构 | 第11-12页 |
| 2.3 图像传输模块接口 | 第12-15页 |
| 2.3.1 传输接口选择 | 第12-13页 |
| 2.3.2 CoaXPress接口原理 | 第13-15页 |
| 2.4 系统器件选型 | 第15-18页 |
| 2.4.1 图像传感器的选择 | 第15-16页 |
| 2.4.2 FPGA芯片的选择 | 第16-17页 |
| 2.4.3 CoaXPress接口芯片的选择 | 第17-18页 |
| 2.4.4 RS485芯片和flash芯片的选择 | 第18页 |
| 2.5 本章小结 | 第18-19页 |
| 3 高帧频相机系统硬件平台搭建 | 第19-36页 |
| 3.1 图像采集模块电路设计 | 第19-22页 |
| 3.1.1 图像传感器供电电路设计 | 第19-20页 |
| 3.1.2 图像传感器驱动电路设计 | 第20-22页 |
| 3.2 图像处理模块设计 | 第22-26页 |
| 3.2.1 FPGA配置电路设计 | 第22-23页 |
| 3.2.2 时钟电路设计 | 第23页 |
| 3.2.3 供电电源设计 | 第23-26页 |
| 3.2.4 I/O口设计 | 第26页 |
| 3.3 Flash电路设计 | 第26-27页 |
| 3.4 电源模块设计 | 第27-29页 |
| 3.5 图像传输单元设计 | 第29-31页 |
| 3.6 高帧频相机系统PCB设计 | 第31-35页 |
| 3.7 本章小结 | 第35-36页 |
| 4 高帧频相机系统FPGA逻辑设计 | 第36-57页 |
| 4.1 FPGA逻辑设计流程图 | 第36-37页 |
| 4.2 相机系统FPGA逻辑框架 | 第37-38页 |
| 4.3 系统具体模块逻辑设计 | 第38-56页 |
| 4.3.1 传感器驱动时序控制模块 | 第38-41页 |
| 4.3.2 LVDS数据采集、调整模块 | 第41-44页 |
| 4.3.3 图像预处理模块设计 | 第44-49页 |
| 4.3.4 CoaXPress接口模块设计 | 第49-55页 |
| 4.3.5 串口及Flash存储模块 | 第55-56页 |
| 4.4 本章小结 | 第56-57页 |
| 5 高帧频CMOS相机系统测试 | 第57-62页 |
| 5.1 高帧频CMOS相机系统整机测试与优化 | 第57-58页 |
| 5.2 图像预处理模块功能测试 | 第58-60页 |
| 5.3 高帧频CMOS相机系统1000帧视频采集测试 | 第60-61页 |
| 5.4 本章小结 | 第61-62页 |
| 6 结束语 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 附录 | 第67页 |