摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题的背景意义 | 第8-9页 |
1.2 国内外研究的现状及趋势 | 第9-10页 |
1.2.1 FIFO 存储器的研究现状及趋势 | 第9-10页 |
1.2.2 FPGA 的研究现状及趋势 | 第10页 |
1.3 本文的主要工作 | 第10-12页 |
第二章 FPGA 简介 | 第12-21页 |
2.1 可编程逻辑器件的诞生与发展 | 第12-14页 |
2.1.1 传统的电路设计方式 | 第12-13页 |
2.1.2 基于可编程逻辑器件的设计 | 第13-14页 |
2.2 可编程逻辑器件的基本原理 | 第14-15页 |
2.3 FPGA 的原理和应用 | 第15-21页 |
2.3.1 FPGA 的概述 | 第15页 |
2.3.2 FPGA 的基本原理 | 第15-17页 |
2.3.3 FPGA 的应用与开发 | 第17-21页 |
第三章 串口通信的简介 | 第21-32页 |
3.1 接口与通信 | 第21-25页 |
3.1.1 概述 | 第21页 |
3.1.2 接口 | 第21-24页 |
3.1.3 通信 | 第24-25页 |
3.2 串口通信 | 第25-32页 |
3.2.1 串口通信的传输速率描述 | 第25-26页 |
3.2.2 串口通信标准 | 第26-31页 |
3.2.3 串口通信电路的工作原理 | 第31-32页 |
第四章 实高效串口通信的设计思想 | 第32-39页 |
4.1 一般的串口通信电路的基本结构与弊端 | 第32-33页 |
4.2 利用 FIFO 存储器改进串口通信电路的设计思想 | 第33-39页 |
4.2.1 改进电路的设计思想 | 第33-34页 |
4.2.2 FIFO 的工作原理 | 第34-36页 |
4.2.3 FIFO 存储器的设计思路 | 第36-39页 |
第五章 实高效串口通信的设计过程与测试结 | 第39-52页 |
5.1 开发所使用的工具 | 第39页 |
5.2 设计的整个过程 | 第39-52页 |
5.2.1 系统设计 | 第39-40页 |
5.2.2 VERILOG 代码设计 | 第40-47页 |
5.2.3 编译与综合 | 第47-50页 |
5.2.4 仿真与测试 | 第50-52页 |
总结与展望 | 第52-53页 |
参考文献 | 第53-57页 |
致谢 | 第57页 |