首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--雷达信号检测处理论文

雷达信号处理在FPGA中的IP核设计与实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·科学意义及应用前景第7-8页
   ·研究背景第8-11页
     ·雷达信号处理及其发展趋势第8-9页
     ·FPGA 在信号处理领域的优势第9-10页
     ·IP 技术及其设计流程第10-11页
   ·内容安排第11-13页
第二章 雷达信号处理常用算法描述第13-31页
   ·常用运算类型第13页
   ·数字波束形成第13-19页
     ·阵列信号处理理论及模型第14-16页
     ·自适应波束形成第16-17页
     ·最优波束形成原理第17-18页
     ·自适应旁瓣相消原理第18-19页
   ·数字下变频第19-24页
     ·数字下变频基本原理第19-22页
     ·数字下变频的基本方法第22-24页
   ·脉冲压缩第24-30页
     ·脉冲压缩的原理第24-27页
     ·旁瓣抑制方法第27-28页
     ·脉冲压缩的实现第28-30页
   ·本章小结第30-31页
第三章 自适应权递推算法及其SYSTOLIC 阵的FPGA 实现第31-49页
   ·基于最小二乘法的QR 分解及其脉动阵结构第31-36页
     ·QR_RLS 算法第31-33页
     ·脉动阵结构第33-35页
     ·脉动阵结构实现过程中存在的问题第35-36页
   ·脉动阵的具体实现及相关问题解决第36-48页
     ·浮点运算单元的实现第36-44页
     ·脉动阵结构的改进第44-45页
     ·脉动阵的硬件实现第45-48页
   ·本章小结第48-49页
第四章 数字下变频和脉冲压缩IP核设计第49-65页
   ·数字下变频IP 模块的设计第49-59页
     ·低通滤波法实现第49-56页
     ·多相滤波法实现第56-59页
   ·脉冲压缩IP 模块的设计第59-63页
     ·时域脉冲压缩方法第59-62页
     ·频域加权方法第62-63页
   ·本章小结第63-65页
第五章 基于POWERPC 的IP 设计及实现第65-83页
   ·SOPC 技术及PowerPC 硬核介绍第65-67页
   ·基于PowerPC 的硬件设计第67-72页
     ·系统任务及硬件设计第67-69页
     ·系统软件设计第69-70页
     ·控制器的实验结果第70-71页
     ·结论第71-72页
   ·Linux 在PowerPC 上的移植第72-79页
     ·系统设计总述第72-73页
     ·搭建硬件平台及软件平台设置第73-74页
     ·嵌入式Linux 系统构建第74-78页
     ·具体应用及结论第78-79页
   ·基于System Generator 的DDS 开发第79-81页
     ·System Generator 介绍第79页
     ·DDS 工作原理第79-80页
     ·DDS 的实现第80-81页
   ·本章小结第81-83页
结束语第83-85页
致谢第85-87页
参考文献第87-91页
作者在读期间的研究成果第91-92页

论文共92页,点击 下载论文
上一篇:基于CPCI总线的通用采集信号处理板的设计与实现
下一篇:宽带信号数字接收机