摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·科学意义及应用前景 | 第7-8页 |
·研究背景 | 第8-11页 |
·雷达信号处理及其发展趋势 | 第8-9页 |
·FPGA 在信号处理领域的优势 | 第9-10页 |
·IP 技术及其设计流程 | 第10-11页 |
·内容安排 | 第11-13页 |
第二章 雷达信号处理常用算法描述 | 第13-31页 |
·常用运算类型 | 第13页 |
·数字波束形成 | 第13-19页 |
·阵列信号处理理论及模型 | 第14-16页 |
·自适应波束形成 | 第16-17页 |
·最优波束形成原理 | 第17-18页 |
·自适应旁瓣相消原理 | 第18-19页 |
·数字下变频 | 第19-24页 |
·数字下变频基本原理 | 第19-22页 |
·数字下变频的基本方法 | 第22-24页 |
·脉冲压缩 | 第24-30页 |
·脉冲压缩的原理 | 第24-27页 |
·旁瓣抑制方法 | 第27-28页 |
·脉冲压缩的实现 | 第28-30页 |
·本章小结 | 第30-31页 |
第三章 自适应权递推算法及其SYSTOLIC 阵的FPGA 实现 | 第31-49页 |
·基于最小二乘法的QR 分解及其脉动阵结构 | 第31-36页 |
·QR_RLS 算法 | 第31-33页 |
·脉动阵结构 | 第33-35页 |
·脉动阵结构实现过程中存在的问题 | 第35-36页 |
·脉动阵的具体实现及相关问题解决 | 第36-48页 |
·浮点运算单元的实现 | 第36-44页 |
·脉动阵结构的改进 | 第44-45页 |
·脉动阵的硬件实现 | 第45-48页 |
·本章小结 | 第48-49页 |
第四章 数字下变频和脉冲压缩IP核设计 | 第49-65页 |
·数字下变频IP 模块的设计 | 第49-59页 |
·低通滤波法实现 | 第49-56页 |
·多相滤波法实现 | 第56-59页 |
·脉冲压缩IP 模块的设计 | 第59-63页 |
·时域脉冲压缩方法 | 第59-62页 |
·频域加权方法 | 第62-63页 |
·本章小结 | 第63-65页 |
第五章 基于POWERPC 的IP 设计及实现 | 第65-83页 |
·SOPC 技术及PowerPC 硬核介绍 | 第65-67页 |
·基于PowerPC 的硬件设计 | 第67-72页 |
·系统任务及硬件设计 | 第67-69页 |
·系统软件设计 | 第69-70页 |
·控制器的实验结果 | 第70-71页 |
·结论 | 第71-72页 |
·Linux 在PowerPC 上的移植 | 第72-79页 |
·系统设计总述 | 第72-73页 |
·搭建硬件平台及软件平台设置 | 第73-74页 |
·嵌入式Linux 系统构建 | 第74-78页 |
·具体应用及结论 | 第78-79页 |
·基于System Generator 的DDS 开发 | 第79-81页 |
·System Generator 介绍 | 第79页 |
·DDS 工作原理 | 第79-80页 |
·DDS 的实现 | 第80-81页 |
·本章小结 | 第81-83页 |
结束语 | 第83-85页 |
致谢 | 第85-87页 |
参考文献 | 第87-91页 |
作者在读期间的研究成果 | 第91-92页 |