多速率无损伤切换数字复分接器的设计与实现
摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第一章 绪论 | 第7-13页 |
1.1 选题背景 | 第7-11页 |
1.2 数字复分接器功能介绍 | 第11页 |
1.3 本文的主要工作 | 第11-13页 |
第二章 数字复接基本原理与关键技术 | 第13-35页 |
2.1 数字通信的基本概念 | 第13-16页 |
2.1.1 数字通信系统的组成 | 第13-14页 |
2.1.2 数字通信系统的特点 | 第14-15页 |
2.1.3 数字通信的发展概况及趋势 | 第15页 |
2.1.4 数字通信系统的主要性能指标 | 第15-16页 |
2.2 数字复接的基本原理 | 第16-21页 |
2.2.1 数字复接技术的发展 | 第17-18页 |
2.2.2 数字复接系统的组成 | 第18-19页 |
2.2.3 数字复接系列标准 | 第19页 |
2.2.4 数字复接的方式 | 第19-20页 |
2.2.5 数字复接的方法 | 第20-21页 |
2.3 帧同步技术与帧结构 | 第21-26页 |
2.3.1 帧结构 | 第21-22页 |
2.3.2 帧定位 | 第22-23页 |
2.3.3 同步搜捕方法 | 第23页 |
2.3.4 帧定位信号码型 | 第23-24页 |
2.3.5 同步状态保护 | 第24页 |
2.3.6 搜捕过程校核 | 第24-25页 |
2.3.7 定位保护参数 | 第25-26页 |
2.4 业务速率变换 | 第26-27页 |
2.5 复分接器辅助功能 | 第27-28页 |
2.6 无损伤切换技术 | 第28-35页 |
2.6.1 无损伤切换 | 第28-29页 |
2.6.2 几种无损伤切换方案 | 第29-32页 |
2.6.3 改进的无损伤切换方案 | 第32-35页 |
第三章 数字复分接器的设计与实现 | 第35-59页 |
3.1 系统指标和功能要求 | 第35-37页 |
3.2 复分接器工作原理 | 第37-38页 |
3.3 实现工具—FPGA介绍 | 第38-41页 |
3.3.1 可编程逻辑器件介绍 | 第38-39页 |
3.3.2 FPGA设计流程 | 第39-40页 |
3.3.3 Quartus Ⅱ开发环境 | 第40-41页 |
3.4 多速率帧结构设计 | 第41-42页 |
3.5 纠错交织设计 | 第42-49页 |
3.5.1 RS纠错码介绍 | 第43-44页 |
3.5.2 RS纠错码的实现 | 第44-46页 |
3.5.3 交织 | 第46-49页 |
3.6 无损伤切换设计与实现 | 第49-51页 |
3.6.1 1+1热备份 | 第49-50页 |
3.6.2 无损伤切换 | 第50-51页 |
3.7 勤务及网勤务设计 | 第51-53页 |
3.7.1 勤务的实现 | 第51-52页 |
3.7.2 网勤务的实现 | 第52-53页 |
3.8 网管及对控信道设计 | 第53-56页 |
3.8.1 异步数据接口设计 | 第54-55页 |
3.8.2 异步数据接口扩展功能 | 第55页 |
3.8.3 网管及对控功能的实现 | 第55-56页 |
3.9 中继功能 | 第56-57页 |
3.10 业务接口功能 | 第57页 |
3.11 信道检测功能 | 第57-59页 |
第四章 硬件设计与性能测试 | 第59-63页 |
4.1 硬件设计 | 第59-60页 |
4.2 复分接器的性能与功能测试 | 第60-62页 |
4.2.1 业务复分接性能测试 | 第61页 |
4.2.2 无损伤切换功能测试 | 第61-62页 |
4.3 硬件系统的改进 | 第62-63页 |
第五章 结束语 | 第63-65页 |
5.1 本文所做工作的总结 | 第63页 |
5.2 待进一步改进的内容 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-69页 |
研究成果 | 第69页 |