摘要 | 第4-5页 |
abstract | 第5页 |
第一章 绪论 | 第8-16页 |
1.1 数字电视 | 第8-10页 |
1.1.1 概述 | 第8-9页 |
1.1.2 数字电视的特点 | 第9-10页 |
1.2 国内外数字电视的发展状况 | 第10-12页 |
1.2.1 国内数字电视的发展状况 | 第10-11页 |
1.2.2 国外数字电视的发展状况 | 第11-12页 |
1.3 数字电视机顶盒 | 第12-14页 |
1.3.1 数字电视机顶盒的作用 | 第12页 |
1.3.2 数字电视机顶盒的发展现状 | 第12-14页 |
1.4 本文的主要工作 | 第14-16页 |
第二章 数字电视传输相关标准 | 第16-26页 |
2.1 DVB标准体系结构 | 第16-18页 |
2.2 MPEG-2 与DVB的联系 | 第18-20页 |
2.3 数字视频压缩MPEG-2 标准 | 第20-26页 |
2.3.1 ES包打包为PES包 | 第20-21页 |
2.3.2 MPEG-2 TS系统层协议规范 | 第21-22页 |
2.3.3 MPEG-2 TS包头 | 第22-25页 |
2.3.4 节目专用信息PSI表说明 | 第25-26页 |
第三章 数字电视机顶盒的原理与关键技术 | 第26-36页 |
3.1 数字电视机顶盒的基本原理 | 第26-27页 |
3.2 数字电视机顶盒的主要功能 | 第27-28页 |
3.3 数字电视机顶盒的基本结构 | 第28-31页 |
3.4 数字电视机顶盒的关键技术 | 第31-36页 |
3.4.1 数字视频技术 | 第31页 |
3.4.2 嵌入式操作系统技术 | 第31-32页 |
3.4.3 信号处理技术 | 第32-33页 |
3.4.4 加解扰技术 | 第33页 |
3.4.5 中间件技术与上层应用软件 | 第33-36页 |
第四章 数字电视机顶盒的总体设计 | 第36-42页 |
4.1 数字电视机顶盒的解决方案 | 第36页 |
4.2 硬件模块芯片选型 | 第36-37页 |
4.3 软件设计 | 第37-42页 |
4.3.1 实时操作系统原理 | 第37-38页 |
4.3.2 机顶盒软件架构设计 | 第38-41页 |
4.3.3 应用层设计 | 第41-42页 |
第五章 数字机顶盒的具体设计 | 第42-62页 |
5.1 QAM信道解码的具体设计 | 第42-50页 |
5.1.1 解调数据流与频率关系 | 第42-43页 |
5.1.2 CE6210解调系统 | 第43-44页 |
5.1.3 信道解码部分电路图 | 第44-45页 |
5.1.4 利用I~2C总线对CE6210进行编程 | 第45-48页 |
5.1.5 I~2C协议的实现 | 第48-50页 |
5.1.6 CE6210解调的软件驱动控制 | 第50页 |
5.2 主控模块的具体设计 | 第50-56页 |
5.2.1 Hi2016芯片介绍 | 第51-52页 |
5.2.2 主控模块的解码过程分析 | 第52-54页 |
5.2.3 硬件系统框图设计 | 第54-56页 |
5.3 存储模块的具体设计 | 第56-58页 |
5.4 音频放大输出及视频输出模块 | 第58-59页 |
5.5 用户控制的具体设计 | 第59-62页 |
5.5.1 用户控制的基本思想 | 第59页 |
5.5.2 用户按键与输入遥控控制 | 第59-62页 |
第六章 结论 | 第62-64页 |
参考文献 | 第64-66页 |
附录:缩略词表 | 第66-70页 |
致谢 | 第70-71页 |