基于DSP平台HEVC编解码算法研究及优化
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-15页 |
1.1 选题背景及意义 | 第9-10页 |
1.2 国内外研究情况 | 第10-13页 |
1.2.1 视频编码标准发展 | 第10-11页 |
1.2.2 HEVC视频编解码 | 第11-12页 |
1.2.3 视频解码系统的硬件平台 | 第12-13页 |
1.3 本文研究内容 | 第13-14页 |
1.4 本文结构安排 | 第14-15页 |
第二章 HEVC标准及硬件开发平台介绍 | 第15-29页 |
2.1 HEVC解码关键技术 | 第15-21页 |
2.1.1 基于四叉树结构 | 第15-16页 |
2.1.2 预测编码技术 | 第16-19页 |
2.1.3 反变换 | 第19-20页 |
2.1.4 去方块滤波 | 第20页 |
2.1.5 自适应样点偏置 | 第20-21页 |
2.1.6 熵编码技术 | 第21页 |
2.2 HEVC编解码架构 | 第21-23页 |
2.3 硬件开发平台介绍 | 第23-27页 |
2.3.1 平台性能分析 | 第23-25页 |
2.3.2 硬件多核架构分析 | 第25-26页 |
2.3.3 集成开发平台介绍 | 第26-27页 |
2.4 本章小结 | 第27-29页 |
第三章 单核解码移植及优化 | 第29-49页 |
3.1 开源代码分析及解码流程优化 | 第29-32页 |
3.2 单核解码器移植 | 第32-34页 |
3.3 单核代码线性汇编优化 | 第34-36页 |
3.3.1 C代码改写优化 | 第34-35页 |
3.3.2 线性汇编优化 | 第35-36页 |
3.4 熵解码优化 | 第36-44页 |
3.4.1 CABAC原理分析 | 第36-40页 |
3.4.2 残差系数解码优化 | 第40-44页 |
3.4.3 CABAC上下文索引优化 | 第44页 |
3.5 实验过程及结果分析 | 第44-47页 |
3.6 本章总结 | 第47-49页 |
第四章 多核并行解码系统设计实现 | 第49-59页 |
4.1 多核并行方案设计 | 第49-52页 |
4.1.1 多核并行可行性分析 | 第49-50页 |
4.1.2 解码系统模块划分 | 第50-51页 |
4.1.3 多核软件架构 | 第51-52页 |
4.2 核间通信设置 | 第52-55页 |
4.2.1 多核内存分配 | 第52-54页 |
4.2.2 多核流程控制 | 第54-55页 |
4.3 EDMA及CACHE优化 | 第55-57页 |
4.3.1 EDMA优化 | 第55-56页 |
4.3.2 CACHE优化 | 第56-57页 |
4.5 实验结果 | 第57-58页 |
4.6 本章总结 | 第58-59页 |
第五章 总结和展望 | 第59-61页 |
5.1 论文工作总结 | 第59页 |
5.2 未来工作展望 | 第59-61页 |
参考文献 | 第61-65页 |
致谢 | 第65页 |