基于CMOS传感器的高速图像采集系统设计
摘要 | 第3-4页 |
Abstract | 第4-5页 |
1 绪论 | 第8-11页 |
1.1 课题背景及意义 | 第8页 |
1.2 国内外研究现状 | 第8-9页 |
1.3 研究内容及章节安排 | 第9-10页 |
1.3.1 研究内容 | 第9-10页 |
1.3.2 章节安排 | 第10页 |
1.4 本章小结 | 第10-11页 |
2 高速图像采集系统总体设计 | 第11-22页 |
2.1 高速图像采集系统的系统组成 | 第11页 |
2.2 系统性能 | 第11页 |
2.3 高速图像采集系统总体方案 | 第11-20页 |
2.3.1 高速图像采集系统系统架构 | 第11-12页 |
2.3.2 图像传感器选型 | 第12-16页 |
2.3.3 高速图像采集系统核心器件选择 | 第16-18页 |
2.3.4 图像数据存储的实现 | 第18-20页 |
2.3.5 图像显示 | 第20页 |
2.4 高速图像采集系统总体方案 | 第20-21页 |
2.5 本章小结 | 第21-22页 |
3 高速图像采集系统硬件电路PCB设计 | 第22-37页 |
3.1 系统硬件设计框图 | 第22页 |
3.2 高速采集系统前端成像模块 | 第22-28页 |
3.2.1 机械光学镜头部分 | 第22页 |
3.2.2 CMOS传感器外围电路及供电电路设计 | 第22-28页 |
3.3 FPGA控制模块设计 | 第28-31页 |
3.3.1 FPGA开发流程 | 第28-29页 |
3.3.2 核心器件选择 | 第29-31页 |
3.4 图像缓存和存储部分 | 第31-34页 |
3.4.1 图像缓存单元设计 | 第31-32页 |
3.4.2 图像存储单元 | 第32-34页 |
3.5 图像显示模块 | 第34-36页 |
3.6 本章小结 | 第36-37页 |
4 系统软件设计实现 | 第37-60页 |
4.1 软件环境介绍 | 第37-38页 |
4.2 系统时钟设计 | 第38-39页 |
4.3 高速图像采集模块逻辑设计 | 第39-48页 |
4.3.1 LUPA300型传感器初始化模块 | 第39-45页 |
4.3.2 视频信号同步化设计 | 第45-46页 |
4.3.3 图像信息捕获时序设计 | 第46-48页 |
4.4 数据拼接模块 | 第48-49页 |
4.5 图像处理模块 | 第49-51页 |
4.6 图像数据存储模块 | 第51-58页 |
4.6.1 SDRAM控制器的实现 | 第51-58页 |
4.7 图像显示模块 | 第58-59页 |
4.8 本章小结 | 第59-60页 |
5 系统调试与结果 | 第60-66页 |
5.1 前端成像板调试 | 第60-62页 |
5.2 系统级联调试 | 第62-64页 |
5.3 典型问题及分析 | 第64-65页 |
5.4 本章小结 | 第65-66页 |
6 结论 | 第66-68页 |
参考文献 | 第68-71页 |
攻读硕士学位期间发表的论文 | 第71-72页 |
致谢 | 第72-74页 |