摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 绪论 | 第11-15页 |
·课题背景 | 第11-12页 |
·国内外研究概况 | 第12-13页 |
·本课题的主要目标和工作 | 第13-14页 |
·全文结构 | 第14-15页 |
第二章 文件阅读模块的硬件设计 | 第15-30页 |
·机车(单司机)调车作业安全运行音视频监控系统概述 | 第15-16页 |
·文件阅读模块的硬件设计规划 | 第16-29页 |
·FPGA 的设计 | 第19-23页 |
·Cyclone II 系列 FPGA 简介 | 第19页 |
·EP2C5E144 的电路设计 | 第19-21页 |
·被动串行配置(PS) | 第21-23页 |
·Atmega128电路 | 第23页 |
·视频编码器电路 | 第23-24页 |
·SDRAM 电路 | 第24-25页 |
·NAND 电路 | 第25-26页 |
·CH375 电路 | 第26-27页 |
·音视频切换电路 | 第27-28页 |
·电源电路 | 第28页 |
·其它预留电路 | 第28-29页 |
·本章小结 | 第29-30页 |
第三章 基于 FPGA 的功能实现 | 第30-57页 |
·SDRAM 控制器 | 第30-45页 |
·SDRAM 存储器的结构和工作原理 | 第30-32页 |
·SDRAM 控制器的实现 | 第32-41页 |
·主控制模块 | 第34-35页 |
·信号产生模块 | 第35-37页 |
·数据流模块 | 第37-41页 |
·参数模块 | 第41页 |
·MCU 接口 | 第41-42页 |
·SDRAM 控制器的功能仿真验证 | 第42-45页 |
·BT.656 视频驱动 | 第45-56页 |
·标准BT.656 并行数据结构概述 | 第45-47页 |
·行信号控制系统同步刷新 | 第47页 |
·计算SDRAM 显示缓冲区中页视频数据地址 | 第47-49页 |
·FPGA 读 SDRAM 显示缓冲区的页视频数据 | 第49-51页 |
·三基色编码(RGB555)转换为数字视频编码(YUV) | 第51-54页 |
·BT.656 视频驱动的功能仿真验证 | 第54-56页 |
·本章小结 | 第56-57页 |
第四章 文件阅读模块的软件设计 | 第57-80页 |
·文件阅读模块的软件设计规划 | 第57-58页 |
·底层驱动 | 第58-59页 |
·中间层接口 | 第59-68页 |
·画图文件 | 第59-60页 |
·精简型 FAT16 文件系统 | 第60-68页 |
·库文件FS16_LIB.c | 第61-64页 |
·主文件FS16.c | 第64-68页 |
·应用层 | 第68-79页 |
·文字处理 | 第68-70页 |
·TXT 文件阅读 | 第70-71页 |
·BMP 图片显示 | 第71-73页 |
·XML 文件阅读 | 第73-76页 |
·U 盘文件拷贝 | 第76-79页 |
·本章小结 | 第79-80页 |
第五章 整机测试 | 第80-85页 |
·整机代码下载步骤 | 第80页 |
·整机调试信息分析 | 第80-83页 |
·编程中遇到的问题 | 第83-84页 |
·本章小结 | 第84-85页 |
第六章 全文总结 | 第85-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-90页 |
附录 | 第90-99页 |
攻硕期间取得的研究成果 | 第99-100页 |