基于FPGA的IDEA加密算法的硬件实现
摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
第1章 绪论 | 第11-16页 |
1.1 课题背景及研究意义 | 第11-12页 |
1.2 数字加密算法的研究现况 | 第12-14页 |
1.2.1 密码学简介 | 第12-13页 |
1.2.2 现代加密算法的发展 | 第13-14页 |
1.3 论文的主要内容及组织结构 | 第14-16页 |
第2章 IDEA算法的工作原理 | 第16-29页 |
2.1 分组密码简介 | 第16-20页 |
2.1.1 混淆与扩散 | 第16-17页 |
2.1.2 Feistel加密结构 | 第17-18页 |
2.1.3 子密钥扩展设计原则 | 第18-19页 |
2.1.4 分组密码的主要分析方法 | 第19-20页 |
2.2 IDEA加密算法的实现 | 第20-24页 |
2.2.1 加密算法流程 | 第20-21页 |
2.2.2 子密钥的产生 | 第21-22页 |
2.2.3 单轮算法设计与流程 | 第22-24页 |
2.3 IDEA解密算法的实现 | 第24-29页 |
第3章 FPGA技术简介 | 第29-34页 |
3.1 FPGA器件 | 第29-32页 |
3.1.1 FPGA的优点 | 第29-30页 |
3.1.2 FPGA系统的设计流程 | 第30-32页 |
3.2 Cyclone FPGA芯片简介 | 第32-34页 |
第4章 IDEA加密芯片设计 | 第34-49页 |
4.1 设计原理 | 第34-37页 |
4.1.1 密码强度 | 第34-36页 |
4.1.2 易于实现 | 第36-37页 |
4.2 IDEA核心运算的实现 | 第37-44页 |
4.2.1 加法运算 | 第37-40页 |
4.2.2 模乘运算 | 第40-43页 |
4.2.3 模逆运算 | 第43-44页 |
4.3 IDEA密码芯片体系设计 | 第44-49页 |
4.3.1 设计需求 | 第44-45页 |
4.3.2 芯片的外部管脚介绍 | 第45-46页 |
4.3.3 芯片的系统结构 | 第46-49页 |
第5章 IDEA模块组仿真与综合 | 第49-65页 |
5.1 芯片的主要模块实现 | 第49-60页 |
5.1.1 密钥生成模块的实现 | 第49-53页 |
5.1.2 控制模块的实现 | 第53-57页 |
5.1.3 运算模块的实现 | 第57-60页 |
5.2 加、解密运算过程的实现 | 第60-63页 |
5.2.1 加密过程的仿真 | 第62页 |
5.2.2 解密过程的仿真 | 第62-63页 |
5.3 系统的综合 | 第63-65页 |
5.3.1 IDEA算法综合电路图 | 第63-64页 |
5.3.2 IDEA算法综合报告 | 第64-65页 |
第6章 总结与展望 | 第65-67页 |
6.1 总结 | 第65-66页 |
6.2 展望 | 第66-67页 |
参考文献 | 第67-71页 |
致谢 | 第71-72页 |
附件 | 第72页 |