微小卫星测控应答机数字基带设计与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第8-14页 |
1.1 课题背景及研究意义 | 第8-9页 |
1.2 测控应答机研究现状及分析 | 第9-13页 |
1.2.1 测控应答机发展历程 | 第9-10页 |
1.2.2 中频数字化测控应答机结构 | 第10-11页 |
1.2.3 测控应答机基带相关技术 | 第11-13页 |
1.3 论文主要研究内容 | 第13-14页 |
第2章 发射机数字基带分析与设计 | 第14-26页 |
2.1 引言 | 第14页 |
2.2 数据调制 | 第14-18页 |
2.2.1 DQPSK调制原理 | 第14-16页 |
2.2.2 数控振荡器实现原理 | 第16-18页 |
2.3 扩频调制的扩频码选择 | 第18-23页 |
2.3.1 m序列 | 第19-20页 |
2.3.2 Gold序列 | 第20-21页 |
2.3.3 M序列 | 第21-23页 |
2.4 DAC器件输出信号频谱分析 | 第23-24页 |
2.5 发射机数字基带结构设计 | 第24-25页 |
2.6 本章小结 | 第25-26页 |
第3章 接收机数字基带分析与设计 | 第26-48页 |
3.1 引言 | 第26页 |
3.2 中频采样频率设计 | 第26-28页 |
3.3 数字低通滤波器设计 | 第28-30页 |
3.4 扩频码捕获原理分析 | 第30-36页 |
3.4.1 滑动相关法 | 第30-31页 |
3.4.2 匹配滤波法 | 第31-34页 |
3.4.3 自适应捕获判决门限 | 第34-36页 |
3.5 延迟锁定环设计 | 第36-42页 |
3.5.1 鉴相器的鉴相算法选择 | 第36-39页 |
3.5.2 环路滤波器系数设计 | 第39-42页 |
3.6 载波跟踪环路设计 | 第42-44页 |
3.7 差分解码原理分析 | 第44-45页 |
3.8 接收机数字基带结构设计 | 第45-47页 |
3.9 本章小结 | 第47-48页 |
第4章 测控应答机数字基带FPGA实现 | 第48-59页 |
4.1 引言 | 第48页 |
4.2 发射机数字基带FPGA实现 | 第48-50页 |
4.2.1 串并转换和差分编码模块 | 第48-49页 |
4.2.2 扩频调制模块 | 第49页 |
4.2.3 上变频模块 | 第49-50页 |
4.3 接收机数字基带FPGA实现 | 第50-55页 |
4.3.1 数字下变频模块 | 第50-51页 |
4.3.2 扩频码捕获模块 | 第51-52页 |
4.3.3 扩频码跟踪模块 | 第52-53页 |
4.3.4 差分解码模块 | 第53-54页 |
4.3.5 载波跟踪模块 | 第54-55页 |
4.4 数据转换模块设计与实现 | 第55-57页 |
4.4.1 数模转换模块 | 第55-56页 |
4.4.2 模数转换模块 | 第56-57页 |
4.5 应答机系统测试 | 第57-58页 |
4.6 本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-65页 |
致谢 | 第65页 |