一款基带通信芯片中TD-SCDMA模块的低功耗后端设计
摘要 | 第1-7页 |
ABSTRACT | 第7-12页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
·研究背景 | 第16页 |
·数字基带芯片的定义和基本结构组成 | 第16-18页 |
·本文的主要工作和内容 | 第18-20页 |
第二章 数字集成电路低功耗的理论分析 | 第20-30页 |
·数字集成电路的功耗来源 | 第20-24页 |
·数字集成电路的动态功耗 | 第21-23页 |
·数字集成电路的静态功耗 | 第23-24页 |
·降低数字集成电路功耗的基本思路 | 第24-27页 |
·现有的低功耗技术概述 | 第27-29页 |
·本章小结 | 第29-30页 |
第三章 结合UPF的低功耗TD模块后端设计 | 第30-56页 |
·统一电源格式UPF简介 | 第30-32页 |
·TD模块的UPF设计 | 第32-39页 |
·电压域划分 | 第33-34页 |
·定义电源网络 | 第34-36页 |
·创建电源开关 | 第36-37页 |
·创建隔离单元 | 第37-39页 |
·布局规划 | 第39-46页 |
·确定面积 | 第40页 |
·确定形状 | 第40-41页 |
·电压域划分 | 第41-42页 |
·确定I/O接口单元与硬核的位置 | 第42-46页 |
·电源网络 | 第46-48页 |
·电压降IR-Drop | 第47页 |
·电源网络设计 | 第47-48页 |
·布局 | 第48-51页 |
·时序预估目标 | 第49-50页 |
·布线拥塞预估目标 | 第50-51页 |
·时钟树综合 | 第51-52页 |
·布线 | 第52-54页 |
·静态时序分析 | 第54-56页 |
第四章 基于数据路径的动态低功耗方法 | 第56-68页 |
·电路开关活动的理论计算 | 第56-57页 |
·基于数据路径的动态功耗优化方法 | 第57-60页 |
·动态功耗优化的实现 | 第60-61页 |
·功耗计算与分析 | 第61-65页 |
·功耗计算工具与方法 | 第61-63页 |
·功耗计算结果分析 | 第63-65页 |
·对后端设计的影响 | 第65-68页 |
·对时序的影响 | 第65-67页 |
·对运行时间的影响 | 第67页 |
·对布线拥塞带来的影响 | 第67-68页 |
第五章 总结与展望 | 第68-70页 |
参考文献 | 第70-74页 |
致谢 | 第74-76页 |
作者简介 | 第76-77页 |
1.基本情况 | 第76页 |
2.教育背景 | 第76页 |
3.在学期间的研究成果 | 第76-77页 |