基于NiosⅡ的多路基阵信号数据采集与传输技术研究
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-15页 |
·论文研究背景及意义 | 第10-11页 |
·国内外研究现状 | 第11页 |
·系统总体方案简介 | 第11-13页 |
·系统功能简介 | 第11-12页 |
·系统主要技术指标 | 第12页 |
·系统结构简介 | 第12-13页 |
·芯片选型原则 | 第13页 |
·本文主要研究内容 | 第13-15页 |
第2章 系统硬件电路设计 | 第15-29页 |
·信号调理电路的实现 | 第15-19页 |
·前端放大电路设计 | 第15-16页 |
·滤波电路设计 | 第16-17页 |
·可控增益放大电路设计 | 第17-18页 |
·射随电路设计 | 第18-19页 |
·模拟电源设计 | 第19页 |
·模数转换模块电路的设计 | 第19-22页 |
·模数转换芯片选型 | 第19-20页 |
·电源模块设计 | 第20-21页 |
·模数转换电路设计 | 第21-22页 |
·FPGA 核心板电路的设计 | 第22-27页 |
·FPGA 芯片选型 | 第23页 |
·FPGA 电源电路设计 | 第23-24页 |
·FPGA 时钟电路设计 | 第24-25页 |
·FPGA 配置系统电路设计 | 第25-26页 |
·FPGA 复位及重置电路设计 | 第26页 |
·SPRAM 缓冲模块的设计 | 第26-27页 |
·网络功能模块电路的设计 | 第27-28页 |
·本章小结 | 第28-29页 |
第3章 系统软件程序设计 | 第29-57页 |
·Nios Ⅱ 软核处理器系统设计简介 | 第29-32页 |
·Nios I 软核处理器系统设计流程 | 第29页 |
·Nios Ⅱ 软核处理器系统开发工具简介 | 第29-31页 |
·Nios Ⅱ 软核处理器及其体系结构简介 | 第31页 |
·Avalon 总线简介 | 第31-32页 |
·本文 Nios Ⅱ 软核系统设计流程 | 第32页 |
·自定义 IP 核的设计与封装 | 第32-44页 |
·IP 核简介 | 第32-33页 |
·模数转换模块 IP 核源代码文件设计 | 第33-35页 |
·网络功能模块 IP 核源代码文件设计 | 第35-41页 |
·IP 核的封装 | 第41-44页 |
·NIOS Ⅱ 软核的硬件系统设计 | 第44-52页 |
·Nios Ⅱ 软核处理器系统结构设计 | 第44页 |
·Nios Ⅱ 系统硬件开发流程 | 第44-45页 |
·Nios Ⅱ 硬件系统的搭建 | 第45-48页 |
·Nios Ⅱ 软核系统的配置 | 第48-49页 |
·Nios Ⅱ 软核系统的生成 | 第49-52页 |
·NIOS Ⅱ 软核的软件系统设计 | 第52-54页 |
·Nios Ⅱ 软核软件开发流程 | 第52-53页 |
·系统主体程序的实现 | 第53-54页 |
·数据采集显控软件的设计和实现 | 第54-56页 |
·数据处理与波形显示程序 | 第54页 |
·数据存储程序 | 第54-55页 |
·Labview 上位机显控界面 | 第55-56页 |
·本章小结 | 第56-57页 |
第4章 数据采集系统调试与性能测试 | 第57-65页 |
·信号调理电路性能测试 | 第57-60页 |
·增益指标测试 | 第57-59页 |
·通频带指标测试 | 第59页 |
·功耗测量 | 第59-60页 |
·数据采集与传输系统性能测试 | 第60-64页 |
·系统稳定性测试与功耗测量 | 第60页 |
·多路基阵信号采集测试 | 第60-64页 |
·本章小结 | 第64-65页 |
结论 | 第65-66页 |
参考文献 | 第66-70页 |
致谢 | 第70-71页 |
附录 | 第71-72页 |