摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-17页 |
·课题背景 | 第11-12页 |
·MPEG 标准应用于 DVB 领域 | 第12-14页 |
·TS 流的网络传输 | 第14-15页 |
·本文的主要工作 | 第15-16页 |
·文章的组织结构 | 第16-17页 |
第2章 IRD 的网络传输系统硬件设计及 FPGA 概论 | 第17-26页 |
·FPGA 系统构建 | 第18-21页 |
·FPGA 芯片选择 | 第18-19页 |
·以太网控制器 AX88180 | 第19-20页 |
·88E1111 | 第20-21页 |
·FPGA 开发 | 第21-25页 |
·FPGA 开发的优点 | 第21-22页 |
·FPGA 的设计流程 | 第22-24页 |
·硬件描述语言 | 第24-25页 |
·本章小结 | 第25-26页 |
第3章 UDP/IP 协议与流媒体相关协议 | 第26-38页 |
·TCP/IP 协议简史 | 第26页 |
·TCP/IP 协议分层模型 | 第26-28页 |
·以太网协议 | 第28页 |
·网络层协议 | 第28-32页 |
·IP 协议 | 第28-30页 |
·ARP 协议 | 第30-31页 |
·ICMP 协议 | 第31-32页 |
·IGMP 协议 | 第32页 |
·UDP 协议 | 第32-33页 |
·RTP 协议 | 第33-35页 |
·TS 流语法结构 | 第35-37页 |
·本章小结 | 第37-38页 |
第4章 网络连接控制系统的 FPGA 实现 | 第38-56页 |
·FPGA 的 PLL 和 FIFO 宏功能模块调用 | 第38-39页 |
·网络连接控制系统的初始化设置 | 第39-43页 |
·PHY 层初始化 | 第40-41页 |
·MAC 层初始化 | 第41-43页 |
·中断处理模块 | 第43-51页 |
·状态分析器 | 第43-44页 |
·PHY 处理器 | 第44-45页 |
·接收处理模块 | 第45-46页 |
·发送处理模块 | 第46-51页 |
·接收满模块和看门狗模块 | 第51页 |
·IP 数据处理模块 | 第51-54页 |
·ARP_Conrol 模块 | 第52页 |
·ICMP_Control 模块 | 第52-53页 |
·IGMP_Control 模块 | 第53页 |
·DATA_Control 模块 | 第53-54页 |
·本章小结 | 第54-56页 |
第5章 系统性能测试和结果 | 第56-65页 |
·以太网控制器驱动测试 | 第56-57页 |
·数据接收模块数据波形 | 第57页 |
·数据发送模块封装波形 | 第57-62页 |
·ARP 协议以太网封装 | 第57-59页 |
·ICMP 协议验证 | 第59-61页 |
·IGMP 协议以太网封装 | 第61-62页 |
·网络抓包测试 | 第62页 |
·传输速率和丢包率测试 | 第62-63页 |
·FPGA 资源使用情况 | 第63-64页 |
·本章小结 | 第64-65页 |
结论 | 第65-66页 |
参考文献 | 第66-69页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第69-71页 |
致谢 | 第71-72页 |
附录 | 第72页 |