| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-13页 |
| ·研究背景与意义 | 第10页 |
| ·国内外研究动态 | 第10-11页 |
| ·本文主要工作 | 第11-13页 |
| 第二章 数据采集控制系统的总体设计 | 第13-27页 |
| ·MIMO 雷达实验平台的结构 | 第13-15页 |
| ·相关理论与技术 | 第15-20页 |
| ·采样理论 | 第15-19页 |
| ·以太网技术 | 第19-20页 |
| ·系统设计 | 第20-26页 |
| ·系统方案讨论 | 第21-23页 |
| ·系统方案设计 | 第23-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 数据采集控制系统的 FPGA 逻辑设计与实现 | 第27-52页 |
| ·逻辑总体设计 | 第27-32页 |
| ·系统结构 | 第27-28页 |
| ·时钟与复位 | 第28-29页 |
| ·规范化模块设计 | 第29-32页 |
| ·以太网接口逻辑设计 | 第32-37页 |
| ·数据链路层功能 | 第32-34页 |
| ·物理层接口说明 | 第34-36页 |
| ·MAC 逻辑设计 | 第36-37页 |
| ·DDR3 接口逻辑设计 | 第37-45页 |
| ·DDR3 接口模块结构 | 第37-38页 |
| ·MIG LogiCORE 介绍 | 第38-41页 |
| ·DDR3 读写控制设计 | 第41-43页 |
| ·DDR3 控制模块的验证和测试 | 第43-45页 |
| ·FMC 接口模块设计 | 第45-50页 |
| ·FMC 接口功能及结构 | 第45-46页 |
| ·AD9510_CTRL 模块 | 第46-47页 |
| ·ADS62P49_CTRL 模块 | 第47-48页 |
| ·FMC_CTRL 模块 | 第48-49页 |
| ·FREQ_CNT 模块 | 第49-50页 |
| ·资源使用情况 | 第50-51页 |
| ·本章小结 | 第51-52页 |
| 第四章 数据采集控制系统的计算机软件设计与实现 | 第52-67页 |
| ·软件总体流程设计 | 第52-53页 |
| ·驱动及其接口函数介绍 | 第53-54页 |
| ·界面设计 | 第54-66页 |
| ·设备连接部分 | 第55-59页 |
| ·硬件设置部分 | 第59-63页 |
| ·数据接收部分 | 第63-66页 |
| ·本章小结 | 第66-67页 |
| 第五章 数据采集控制系统的测试与实验 | 第67-73页 |
| ·系统联调及测试 | 第67-69页 |
| ·MIMO 雷达实验平台数据采集的实验用例 | 第69-72页 |
| ·MIMO 雷达实验平台数据采集 | 第69-70页 |
| ·MIMO 雷达实验平台的 DDS 验证 | 第70-72页 |
| ·本章小结 | 第72-73页 |
| 第六章 结论 | 第73-75页 |
| ·本文总结 | 第73页 |
| ·后续工作 | 第73-75页 |
| 致谢 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 在校期间研究成果 | 第78-79页 |