面向固态存储的BCH-ECC的算法研究与硬件设计
摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
1 绪论 | 第8-16页 |
·论文研究的背景和意义 | 第8-9页 |
·信道编码及纠错码的发展 | 第9-10页 |
·固态存储的概述及其发展 | 第10-15页 |
·固态存储概述 | 第10-12页 |
·固态存储的应用场景及发展 | 第12-13页 |
·固态存储的 ECC 校验 | 第13-14页 |
·固态存储的国内外研究现状 | 第14-15页 |
·本文所作的工作及创新点 | 第15-16页 |
2 编码理论基础 | 第16-28页 |
·数学基础 | 第16-19页 |
·有限域的基本特征 | 第16页 |
·有限域的多项式 | 第16-17页 |
·有限域的运算 | 第17-18页 |
·有限域的常用概念和定理 | 第18-19页 |
·编码的理论基础 | 第19-23页 |
·差错控制系统 | 第19-21页 |
·纠错码分类 | 第21-22页 |
·线性分组码 | 第22页 |
·循环码 | 第22-23页 |
·BCH 码 | 第23-26页 |
·BCH 码的定义 | 第23-24页 |
·BCH 码的基本性质 | 第24-25页 |
·RS 码 | 第25-26页 |
·BCH 的发展及国内外研究现状 | 第26-27页 |
·本章小结 | 第27-28页 |
3 BCH 码的编码和译码 | 第28-42页 |
·BCH 码的编码 | 第28-29页 |
·BCH 码的译码 | 第29-38页 |
·伴随式的计算 | 第30-31页 |
·关键方程的求解 | 第31-37页 |
·钱搜索算法求解错误位置 | 第37-38页 |
·改进的 BM 迭代算法 | 第38-40页 |
·本章小结 | 第40-42页 |
4 BCH 码编译码器的设计 | 第42-50页 |
·BCH 码参数设计 | 第42-43页 |
·BCH 编码器的设计 | 第43-45页 |
·串行编码器 | 第43页 |
·并行编码器设计的研究 | 第43-45页 |
·BCH 译码器的设计 | 第45-49页 |
·伴随式计算模块设计 | 第46-47页 |
·关键方程求解模块设计 | 第47-48页 |
·钱搜索模块设计 | 第48-49页 |
·本章小结 | 第49-50页 |
5 BCH 码编译码器的 FPGA 实现 | 第50-60页 |
·FPGA 基础知识 | 第50-52页 |
·可编程逻辑器件概述 | 第50页 |
·FPGA 原理及其结构 | 第50-51页 |
·Xilinx 公司及其 FPGA 介绍 | 第51-52页 |
·FPGA 的设计和仿真 | 第52-54页 |
·FPGA 设计流程 | 第52-54页 |
·仿真和综合工具 | 第54页 |
·编译码器的 FPGA 实现 | 第54-58页 |
·基于 matlab 的验证平台 | 第58-59页 |
·本章小结 | 第59-60页 |
6 总结与展望 | 第60-62页 |
·论文总结 | 第60-61页 |
·展望 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |
附录 | 第65页 |