| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-21页 |
| ·选题背景及意义 | 第9-10页 |
| ·现场可编程逻辑门阵列简介 | 第10-14页 |
| ·FPGA简介 | 第10页 |
| ·FPGA的原理和结构 | 第10-12页 |
| ·FPGA的基本设计流程 | 第12-14页 |
| ·开发工具简介 | 第14-16页 |
| ·ISE软件简介 | 第14页 |
| ·Modelsim仿真工具 | 第14-15页 |
| ·关联ISE和Modelsim | 第15页 |
| ·System Generator工具简介 | 第15-16页 |
| ·ISE与Matlab联合使用 | 第16页 |
| ·硬件描述语言简介 | 第16-17页 |
| ·FPGA基本设计思想与技巧 | 第17-19页 |
| ·乒乓操作 | 第17-18页 |
| ·流水线操作 | 第18-19页 |
| ·异步时钟域同步 | 第19页 |
| ·论文研究的主要内容 | 第19-21页 |
| 第二章 被覆线信道传输模型分析 | 第21-27页 |
| ·被覆线的幅频和相频特性 | 第21-24页 |
| ·被覆线传输模型 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 OFDM基本原理与IEEE 802.11a协议综述 | 第27-41页 |
| ·OFDM的基本原理 | 第27-33页 |
| ·OFDM的基本原理模型 | 第27-28页 |
| ·OFDM信号的表达式及其正交性 | 第28-30页 |
| ·OFDM的IFFT/FFT实现 | 第30-31页 |
| ·保护间隔与循环前缀 | 第31-33页 |
| ·OFDM系统的关键技术 | 第33-36页 |
| ·加窗技术 | 第33页 |
| ·信道估计 | 第33-34页 |
| ·同步技术 | 第34-36页 |
| ·峰均比 | 第36页 |
| ·OFDM技术优缺点 | 第36-37页 |
| ·IEEE 802.11a物理层协议综述 | 第37-40页 |
| ·主要参数 | 第37-38页 |
| ·PLCP子层介绍 | 第38-39页 |
| ·PPDU帧的编码过程 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 系统设计与实现 | 第41-67页 |
| ·被覆线传输条件下的系统设计 | 第41-44页 |
| ·帧结构的设计 | 第41-42页 |
| ·发射端的系统结构 | 第42-43页 |
| ·接收端的系统结构 | 第43-44页 |
| ·长短训练序列的生成 | 第44-47页 |
| ·Signal符号生成 | 第47-52页 |
| ·1/2速率卷积码 | 第47-48页 |
| ·比特交织 | 第48-50页 |
| ·BPSK调制 | 第50-51页 |
| ·导频插入 | 第51-52页 |
| ·Data符号生成 | 第52-56页 |
| ·扰码 | 第53页 |
| ·多码率卷积编码 | 第53-55页 |
| ·交织 | 第55-56页 |
| ·IFFT/FFT模块的实现 | 第56-59页 |
| ·FFT v5.0 IP核 | 第56-58页 |
| ·硬件实现 | 第58-59页 |
| ·信道估计与均衡算法的研究及实现 | 第59-65页 |
| ·信道估计的时域方法和频域方法 | 第59页 |
| ·频域上信道估计与均衡算法的研究 | 第59-63页 |
| ·频域上信道估计与均衡设计方法 | 第63-64页 |
| ·频域上信道估计与均衡算法的硬件实现结构 | 第64-65页 |
| ·本章小结 | 第65-67页 |
| 第五章 FPGA系统验证 | 第67-75页 |
| ·环境搭建 | 第67-68页 |
| ·浮点算法定点化 | 第68-70页 |
| ·系统时钟的产生 | 第70页 |
| ·系统主要模块的验证结果 | 第70-73页 |
| ·训练序列产生模块 | 第70-71页 |
| ·信道估计与均衡模块 | 第71-72页 |
| ·接收端FFT及去CP | 第72-73页 |
| ·本章小结 | 第73-75页 |
| 第六章 总结与展望 | 第75-77页 |
| ·总结 | 第75页 |
| ·展望 | 第75-77页 |
| 参考文献 | 第77-81页 |
| 致谢 | 第81-83页 |
| 攻读学位期间发表的学术论文目录 | 第83页 |