| 摘要 | 第1-10页 |
| ABSTRACT | 第10-12页 |
| 引言 | 第12-15页 |
| 1 选题背景 | 第12页 |
| 2 本论文完成的工作 | 第12-13页 |
| 3 论文内容安排 | 第13-15页 |
| 第一章 IC低功耗技术背景 | 第15-22页 |
| ·低功耗问题界定(Scope of Problem) | 第15-16页 |
| ·集成电路功耗来源 | 第16-20页 |
| ·动态功耗 | 第16-18页 |
| ·静态功耗 | 第18-20页 |
| ·动态功耗静态功耗以及性能的之间的矛盾 | 第20页 |
| ·低功耗相关技术 | 第20-22页 |
| 第二章 TDC低功耗设计 | 第22-36页 |
| ·TDC系统简介 | 第22-23页 |
| ·RDL的设计 | 第23-31页 |
| ·RDL中反相器与与非门的设计 | 第23-28页 |
| ·稳态问题及其在本电路中的解决方法 | 第28-31页 |
| ·使用多电压技术降低设计功耗 | 第31-34页 |
| ·顶层TDC低功耗实现 | 第34-36页 |
| 第三章 OR1200LP低功耗设计 | 第36-68页 |
| ·OR1200LP结构 | 第36-39页 |
| ·OR1200LP低功耗架构与UPF描述 | 第39-57页 |
| ·UPF(Unified Power Format)与UPF设计流程 | 第40-43页 |
| ·PowerDomain划分 | 第43-45页 |
| ·电源网络(Power Network) | 第45-49页 |
| ·电平转换器的插入 | 第49-52页 |
| ·隔离单元的插入 | 第52-55页 |
| ·状态驻留(State Retention)与恢复(Restoration) | 第55-57页 |
| ·设计实现 | 第57-68页 |
| ·逻辑/物理综合 | 第57-60页 |
| ·低功耗DFT设计 | 第60-62页 |
| ·物理级设计 | 第62-68页 |
| 第四章 低功耗设计若干讨论 | 第68-86页 |
| ·时钟树功耗优化 | 第68-72页 |
| ·多电压多电源(MV/MS)设计与功耗门控 | 第72-80页 |
| ·多电压设计 | 第72-77页 |
| ·多阈值设计(MVT) | 第77-78页 |
| ·功耗门控 | 第78-80页 |
| ·低功耗设计对IC设计的影响 | 第80-86页 |
| ·自动化的IC低功耗设计对工艺库的要求 | 第81-82页 |
| ·低功耗设计对布局规划的影响 | 第82-84页 |
| ·低功耗设计对时序的影响 | 第84-86页 |
| 第五章 总结 | 第86-90页 |
| 参考文献 | 第90-96页 |
| 致谢 | 第96-97页 |
| 攻读学位期间发表的学术论文 | 第97-98页 |
| 学位论文评阅及答辩情况表 | 第98页 |