多进制扩频系统的关键技术的研究
| 第一章 绪论 | 第1-10页 |
| 1.1 扩频技术在通信中的应用 | 第7-8页 |
| 1.2 本文的主要内容 | 第8-10页 |
| 第二章 多进制扩频系统的基本原理 | 第10-16页 |
| 2.1 基本原理及性能分析 | 第10-14页 |
| 2.2 多进制扩频系统的数字匹配滤波器实现 | 第14-16页 |
| 第三章 多进制扩频系统设计方案 | 第16-30页 |
| 3.1 扩频序列设计方案 | 第16-18页 |
| 3.2 扩频部分的设计方案 | 第18-19页 |
| 3.3 解扩部分的设计方案 | 第19-29页 |
| 3.3.1 解扩部分的组成及基本原理 | 第19-21页 |
| 3.3.2 数字相关器组的设计 | 第21-22页 |
| 3.3.3 算术加法器组 | 第22-24页 |
| 3.3.4 译码电路 | 第24-25页 |
| 3.3.5 同步电路的设计 | 第25-28页 |
| 3.3.6 载波检测电路 | 第28-29页 |
| 3.4 小结 | 第29-30页 |
| 第四章 多进制扩频系统的实现 | 第30-40页 |
| 4.1 系统简介 | 第30-31页 |
| 4.2 时钟产生电路 | 第31-32页 |
| 4.3 扩频电路实现 | 第32-34页 |
| 4.4 解扩电路设计与实现 | 第34-39页 |
| 4.4.1 相关器组的设计实现 | 第34-35页 |
| 4.4.2 算术加法器组 | 第35-36页 |
| 4.4.3 同步电路的实现 | 第36-38页 |
| 4.4.4 译码与缓冲电路 | 第38-39页 |
| 4.5 小结 | 第39-40页 |
| 第五章 基于硬判决的多进制扩频系统的性能分析 | 第40-51页 |
| 5.1 系统模型 | 第40-41页 |
| 5.2 误码片率 | 第41-43页 |
| 5.3 同步捕获性能 | 第43-46页 |
| 5.3.1 同步码检测概率 | 第43-44页 |
| 5.3.2 捕获概率 | 第44-45页 |
| 5.3.3 平均捕获时间 | 第45-46页 |
| 5.4 误比特性能 | 第46-50页 |
| 5.4.1 误比特率公式的推导 | 第46-47页 |
| 5.4.2 误比特率的仿真及分析 | 第47-50页 |
| 5.5 小结 | 第50-51页 |
| 第六章 结束语 | 第51-52页 |
| 致谢 | 第52-53页 |
| 参考文献 | 第53-54页 |