| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-10页 |
| ·论文产生的背景和意义 | 第8页 |
| ·本文主要工作和内容 | 第8-10页 |
| 第二章 自适应波束形成 | 第10-18页 |
| ·阵列信号模型 | 第10-12页 |
| ·波束形成方法 | 第12-14页 |
| ·基于**雷达的波束形成技术 | 第14-18页 |
| 第三章 雷达信号处理仿真 | 第18-40页 |
| ·数字正交相干检波 | 第18-24页 |
| ·数字正交检波的基本原理 | 第18-20页 |
| ·数字正交检波的实现方法及仿真结果 | 第20-24页 |
| ·脉冲压缩 | 第24-28页 |
| ·线形调频信号的脉冲压缩 | 第24-26页 |
| ·混合调制信号的脉冲压缩 | 第26-28页 |
| ·动目标显示(MTI) | 第28-32页 |
| ·固定杂波抑制滤波器 | 第28-30页 |
| ·运动杂波抑制滤波器 | 第30-32页 |
| ·动目标检测(MTD) | 第32-35页 |
| ·动目标检测的基本原理 | 第32-34页 |
| ·MTD处理仿真结果 | 第34-35页 |
| ·恒虚警处理(CFAR) | 第35-40页 |
| ·慢门限恒虚警 | 第36页 |
| ·快门限恒虚警 | 第36-37页 |
| ·仿真结果 | 第37-40页 |
| 第四章 复杂可编程逻辑器件(CPLD)及开发系统简介 | 第40-46页 |
| ·复杂可编程逻辑器件(CPLD)简介 | 第40-43页 |
| ·CPLD概述 | 第40-42页 |
| ·Cyclone系列性能介绍 | 第42-43页 |
| ·VHDL程序结构 | 第43-44页 |
| ·QuartusⅡ概述 | 第44-46页 |
| 第五章 CPLD在雷达信号处理机中的应用 | 第46-56页 |
| ·简介 | 第46-47页 |
| ·用于系统控制 | 第47-49页 |
| ·数据传输 | 第47-48页 |
| ·状态控制 | 第48-49页 |
| ·实现频率捷变功能 | 第49-54页 |
| ·原理 | 第49-53页 |
| ·仿真及实测结果 | 第53-54页 |
| ·开发调试 | 第54-56页 |
| ·软件开发流程 | 第54页 |
| ·调试步骤 | 第54-55页 |
| ·调试中的注意事项 | 第55-56页 |
| 结束语 | 第56-58页 |
| 致谢 | 第58-60页 |
| 参考文献 | 第60-62页 |
| 研究成果 | 第62页 |