中文摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·USB 协议 | 第7-8页 |
·USB2.0 简介 | 第7-8页 |
·USB2.0 优点 | 第8页 |
·MPEG-4 数据压缩标准 | 第8-9页 |
·本设计的实际意义及需要完成的任务 | 第9-10页 |
第二章 系统整体结构框架及芯片选择 | 第10-23页 |
·A/D 转换模块 | 第10-13页 |
·SAA7114 芯片用作视频解码器所具有的优点 | 第11页 |
·本设计中所用到的SAA7114 接口信号定义 | 第11-13页 |
·FPGA 模块 | 第13页 |
·视频压缩处理模块 | 第13-20页 |
·DSP 通用芯片方案及其利弊 | 第14-15页 |
·ADI 公司推出快速地功耗Blackfin 处理器系列 | 第14-15页 |
·TI 公司高性能DSP C6000 系列 | 第15页 |
·各种专用芯片方案性能的比较 | 第15-19页 |
·VWeb 公司的VW2010 芯片 | 第15-16页 |
·WIS 公司的G0700758 芯片 | 第16-18页 |
·InTime 公司的IME6400 芯片 | 第18-19页 |
·上述各方案的总结和最终方案的选择 | 第19-20页 |
·USB 接口主控器模块 | 第20-23页 |
第三章 具体电路的实现 | 第23-41页 |
·IME6400 视频接口设计 | 第23-24页 |
·IME6400 扩展存储器SDRAM 接口设计 | 第24-25页 |
·IME6400 外接ROM 的设计 | 第25页 |
·IME6400 其他信号接口的设计 | 第25-26页 |
·USB 主控器CY7C68013 与IME6400 间接口设计 | 第26-33页 |
·接口设计 | 第27-28页 |
·单字节读设计 | 第28-29页 |
·单字节写设计 | 第29-31页 |
·FIFO 读设计 | 第31-33页 |
·CY7C68013 其它分立接口设计 | 第33-34页 |
·FPGA 设计及配置 | 第34-35页 |
·复位电路设计 | 第35-37页 |
·时钟电路设计 | 第37-41页 |
第四章 高速PCB 设计 | 第41-55页 |
·高速PCB 设计概念 | 第41-42页 |
·传输线效应原理 | 第42-45页 |
·传输线定义 | 第42-43页 |
·传输线效应 | 第43-45页 |
·避免传输线效应的方法 | 第45-49页 |
·严格控制关键网络的走线长度 | 第45页 |
·合理规划走线的拓扑结构 | 第45-48页 |
·抑制电磁干扰的方法 | 第48页 |
·其他可采用的技术 | 第48-49页 |
·USB 差分线的设计 | 第49-52页 |
·布局布线 | 第49-50页 |
·高速USB 走线间距 | 第50页 |
·高速USB 端接和线长匹配 | 第50-51页 |
·PCB 层叠控制 | 第51-52页 |
·高速SDRAM LAYOUT 设计需要考虑的因素 | 第52-55页 |
·元件的放置和信号的端接 | 第52页 |
·PCB 布线指导 | 第52-53页 |
·去耦电容 | 第53-55页 |
第五章 固件设计与调试 | 第55-61页 |
·USB 固件设计 | 第55-58页 |
·IME6400 固件设计 | 第58-59页 |
·IME6400 固件下载 | 第59页 |
·USB 固件调试 | 第59-61页 |
结束语 | 第61-62页 |
参考文献 | 第62-64页 |
发表论文和科研情况说明 | 第64-65页 |
发表的论文: | 第64页 |
参与的科研项目: | 第64-65页 |
致谢 | 第65页 |