基于CPLD的LED全彩屏主控系统设计
中文摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-15页 |
·研究背景 | 第7页 |
·研究目的及方法 | 第7-8页 |
·论文的基本结构 | 第8页 |
·LED显示技术的发展和基本原理 | 第8-15页 |
·LED显示技术的发展历史 | 第8-9页 |
·LED显示技术的基本原理 | 第9-15页 |
·信息刷新原理 | 第9-10页 |
·灰度扫描的实现 | 第10-11页 |
·彩色显示屏的γ校正 | 第11-15页 |
第二章 系统总体功能概述 | 第15-22页 |
·系统总体构成 | 第15-16页 |
·系统各部分功能概述 | 第16-22页 |
·数据采集 | 第16-17页 |
·数据乒乓存储 | 第17页 |
·反γ校正 | 第17-19页 |
·概述 | 第17-19页 |
·反γ校正原理 | 第19页 |
·主控芯片功能 | 第19页 |
·数据整合 | 第19-20页 |
·数据传输 | 第20-21页 |
·数据接收 | 第21-22页 |
第三章 数据采集、发送部分硬件设计 | 第22-35页 |
·主控系统硬件平台 | 第22-27页 |
·可编程逻辑器件 | 第22-24页 |
·MAXII系列芯片的特点 | 第24-27页 |
·系统各部分硬件实现 | 第27-35页 |
·数据采集 | 第27-30页 |
·8位A/D转换方案 | 第27-29页 |
·10位A/D转换方案 | 第29-30页 |
·数据乒乓存储 | 第30-33页 |
·乒乓存储的基本原理 | 第30-31页 |
·乒乓存储的特点 | 第31-32页 |
·系统中乒乓存储的实现 | 第32-33页 |
·反γ校正 | 第33-34页 |
·数据整合 | 第34-35页 |
第四章 数据采集、发送部分的实现 | 第35-56页 |
·EDA软件及其应用 | 第35-42页 |
·概述 | 第35页 |
·硬件描述语言HDL | 第35-39页 |
·VHDL简介 | 第36-37页 |
·Verilog HDL简介 | 第37-38页 |
·HDL开发流程 | 第38页 |
·编写HDL需要注意的问题 | 第38-39页 |
·基于EDA工具的FPGA/CPLD开发流程 | 第39-40页 |
·常用的EDA软件 | 第40-42页 |
·数据采集部分的实现 | 第42-45页 |
·I2C总线简介 | 第43页 |
·I2C总线特征 | 第43-44页 |
·总线操作 | 第44-45页 |
·控制器的实现 | 第45-50页 |
·复合消隐信号Blank | 第45-46页 |
·初始化数据串入并出 | 第46-48页 |
·写地址发生器 | 第48页 |
·读地址发生器 | 第48-49页 |
·存储器控制状态机 | 第49-50页 |
·数据整合部分的实现 | 第50-52页 |
·系统调试 | 第52-53页 |
·FPGA/CPLD数字电路设计经验技巧 | 第53-56页 |
·数字电路设计中的几个基本概念 | 第53-54页 |
·FPGA中的竞争和冒险现象 | 第54页 |
·FPGA设计中的同步设计 | 第54-56页 |
第五章 结束语 | 第56-57页 |
参考文献 | 第57-59页 |
发表论文和科研情况说明 | 第59-60页 |
发表的论文: | 第59页 |
参与的科研项目: | 第59-60页 |
致谢 | 第60页 |