基于SOPC的实时图像处理系统的设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第1章 绪论 | 第9-14页 |
| ·图像处理技术发展概述 | 第9页 |
| ·概述SOPC技术发展 | 第9-11页 |
| ·并行计算在图像处理中的应用 | 第11-12页 |
| ·课题的研究目的和意义 | 第12-13页 |
| ·本文所做的工作 | 第13-14页 |
| 第2章 SOPC的开发环境 | 第14-24页 |
| ·片上可编程系统(SOPC)开发流程 | 第14-15页 |
| ·DSP BUILDER下的建模 | 第15-17页 |
| ·FPGA的开发环境与工具 | 第17-22页 |
| ·FPGA技术发展概述 | 第17-18页 |
| ·QuartusⅡ开发软件 | 第18-20页 |
| ·硬件描述语言(HDL) | 第20-21页 |
| ·并行处理模型 | 第21-22页 |
| ·基于SOPC的软硬件协同设计 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 系统总体方案设计 | 第24-32页 |
| ·总体方案介绍 | 第24-25页 |
| ·系统的器件选型 | 第25-31页 |
| ·FPGA芯片 | 第25-26页 |
| ·SRAM芯片 | 第26-27页 |
| ·CCD线阵传感器 | 第27-28页 |
| ·A/D模数转换器 | 第28-31页 |
| ·本章小结 | 第31-32页 |
| 第4章 图像处理系统的硬件设计 | 第32-51页 |
| ·嵌入式微处理器的设计 | 第32-39页 |
| ·NiosⅡ嵌入式处理器 | 第32-34页 |
| ·Avalon总线 | 第34-37页 |
| ·NiosⅡ处理器和外围设备的定制 | 第37-39页 |
| ·系统各模块的设计 | 第39-49页 |
| ·图像获取控制 | 第39-44页 |
| ·图像存储控制 | 第44-46页 |
| ·图像输出显示 | 第46-48页 |
| ·其它外围电路 | 第48-49页 |
| ·本章小结 | 第49-51页 |
| 第5章 图像处理算法的FPGA实现 | 第51-66页 |
| ·滤波器总体硬件设计方案 | 第51-52页 |
| ·中值滤波算法的实现 | 第52-55页 |
| ·中值滤波器的算法的确定 | 第52页 |
| ·优化的中值检测算法设计 | 第52-54页 |
| ·中值滤波算法的硬件实现 | 第54-55页 |
| ·边缘检测算法的实现 | 第55-61页 |
| ·边缘滤波器的算法的确定 | 第55-57页 |
| ·边缘检测算法的硬件实现 | 第57-60页 |
| ·添加边缘检测处理器IP核 | 第60-61页 |
| ·系统联调 | 第61-65页 |
| ·系统的调试方案 | 第61页 |
| ·系统调试结果 | 第61-64页 |
| ·资源消耗情况 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 第6章 结论 | 第66-67页 |
| 参考文献 | 第67-71页 |
| 致谢 | 第71-72页 |
| 攻读学位期间发表的学术论文目录 | 第72页 |