首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--信息处理(信息加工)论文--模式识别与装置论文

符合EPC C1G2标准的阅读器数字基带关键技术研究

摘要第1-7页
ABSTRACT第7-8页
目录第8-10页
第一章 绪论第10-15页
   ·引言第10页
   ·课题的研究背景与意义第10-14页
     ·RFID技术简介第10-12页
     ·RFID国内外发展现状第12-13页
     ·研究意义第13-14页
   ·本文的主要研究内容第14-15页
第二章 EPC Global C1G2标准分析第15-25页
   ·RFID现有主要国际标准第15-19页
     ·EPC Global第15-16页
     ·ISO第16-17页
     ·标准间比较第17-18页
     ·Gen2标准的优点第18-19页
   ·EPC Global UHF C1G2标准分析第19-24页
     ·物理层概述第19页
     ·标签标识层第19-20页
     ·标签存储器第20页
     ·通话通道与已询标识第20-21页
     ·标签状态第21-22页
     ·阅读器与标签之间的通讯接口第22-24页
   ·本章小结第24-25页
第三章 阅读器数字基带系统的结构分析第25-53页
   ·阅读器数字基带系统的框架结构第25-26页
   ·发送链路(R=>T)第26-36页
     ·PIE编码第26-28页
     ·升余弦滤波器第28-31页
     ·希尔伯特滤波器第31-33页
     ·量化噪声第33-34页
     ·CRC校验第34-36页
   ·接收链路(T=>R)第36-49页
     ·信道滤波第36-39页
     ·FM0/Miller接收解码第39-43页
     ·碰撞仲裁第43-49页
   ·控制单元第49-52页
     ·时序控制模块第50-51页
     ·状态转换模块第51-52页
   ·本章小结第52-53页
第四章 阅读器数字基带关键模块的硬件实现第53-76页
   ·阅读器数字基带的总体硬件结构第53-55页
   ·PIE编码模块第55-57页
   ·升余弦滤波器的硬件实现第57-61页
   ·希尔伯特滤波器的硬件实现第61-64页
   ·信道滤波器的硬件实现第64-69页
     ·FIR信道滤波器的实现第64-66页
     ·IIR信道滤波器的实现第66-69页
   ·采样电路第69页
   ·FM0译码的硬件实现第69-72页
     ·前同步码检测第70-71页
     ·FM0译码器第71-72页
   ·碰撞检测的硬件实现第72-74页
   ·控制单元的设计实现第74-75页
   ·本章小结第75-76页
第五章 阅读器数字基带关键模块的FPGA实现与验证第76-91页
   ·基于FPGA的数字设计流程第76-78页
   ·系统设计方案第78页
   ·功能仿真和FPGA验证第78-90页
     ·Virtex4系列xc4v1x160器件开发板参数第78-80页
     ·PIE编码模块的仿真与测试第80-81页
     ·升余弦滤波器的仿真第81-82页
     ·希尔伯特滤波器的仿真第82-83页
     ·CRC5模块的仿真与测试第83-84页
     ·CRC16模块的仿真与测试第84-85页
     ·FIR信道滤波器的仿真第85页
     ·IIR信道滤波器的仿真第85-86页
     ·采样模块的仿真与测试第86-87页
     ·FM0译码器的仿真与测试第87-88页
     ·碰撞检测模块的仿真与测试第88-89页
     ·控制单元的仿真与测试第89-90页
   ·本章小结第90-91页
第六章 总结与展望第91-93页
   ·论文总结第91-92页
   ·展望第92-93页
参考文献第93-96页
攻读硕士学位期间发表的学术论文目录第96页
攻读硕士学位期间申请和获得专利情况第96-97页
致谢第97页

论文共97页,点击 下载论文
上一篇:交互白板在科学教学中的应用研究
下一篇:利用Virtools设计与开发基于分布式VR技术的教学游戏