| 摘要 | 第1-7页 |
| ABSTRACT | 第7-8页 |
| 目录 | 第8-10页 |
| 第一章 绪论 | 第10-15页 |
| ·引言 | 第10页 |
| ·课题的研究背景与意义 | 第10-14页 |
| ·RFID技术简介 | 第10-12页 |
| ·RFID国内外发展现状 | 第12-13页 |
| ·研究意义 | 第13-14页 |
| ·本文的主要研究内容 | 第14-15页 |
| 第二章 EPC Global C1G2标准分析 | 第15-25页 |
| ·RFID现有主要国际标准 | 第15-19页 |
| ·EPC Global | 第15-16页 |
| ·ISO | 第16-17页 |
| ·标准间比较 | 第17-18页 |
| ·Gen2标准的优点 | 第18-19页 |
| ·EPC Global UHF C1G2标准分析 | 第19-24页 |
| ·物理层概述 | 第19页 |
| ·标签标识层 | 第19-20页 |
| ·标签存储器 | 第20页 |
| ·通话通道与已询标识 | 第20-21页 |
| ·标签状态 | 第21-22页 |
| ·阅读器与标签之间的通讯接口 | 第22-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 阅读器数字基带系统的结构分析 | 第25-53页 |
| ·阅读器数字基带系统的框架结构 | 第25-26页 |
| ·发送链路(R=>T) | 第26-36页 |
| ·PIE编码 | 第26-28页 |
| ·升余弦滤波器 | 第28-31页 |
| ·希尔伯特滤波器 | 第31-33页 |
| ·量化噪声 | 第33-34页 |
| ·CRC校验 | 第34-36页 |
| ·接收链路(T=>R) | 第36-49页 |
| ·信道滤波 | 第36-39页 |
| ·FM0/Miller接收解码 | 第39-43页 |
| ·碰撞仲裁 | 第43-49页 |
| ·控制单元 | 第49-52页 |
| ·时序控制模块 | 第50-51页 |
| ·状态转换模块 | 第51-52页 |
| ·本章小结 | 第52-53页 |
| 第四章 阅读器数字基带关键模块的硬件实现 | 第53-76页 |
| ·阅读器数字基带的总体硬件结构 | 第53-55页 |
| ·PIE编码模块 | 第55-57页 |
| ·升余弦滤波器的硬件实现 | 第57-61页 |
| ·希尔伯特滤波器的硬件实现 | 第61-64页 |
| ·信道滤波器的硬件实现 | 第64-69页 |
| ·FIR信道滤波器的实现 | 第64-66页 |
| ·IIR信道滤波器的实现 | 第66-69页 |
| ·采样电路 | 第69页 |
| ·FM0译码的硬件实现 | 第69-72页 |
| ·前同步码检测 | 第70-71页 |
| ·FM0译码器 | 第71-72页 |
| ·碰撞检测的硬件实现 | 第72-74页 |
| ·控制单元的设计实现 | 第74-75页 |
| ·本章小结 | 第75-76页 |
| 第五章 阅读器数字基带关键模块的FPGA实现与验证 | 第76-91页 |
| ·基于FPGA的数字设计流程 | 第76-78页 |
| ·系统设计方案 | 第78页 |
| ·功能仿真和FPGA验证 | 第78-90页 |
| ·Virtex4系列xc4v1x160器件开发板参数 | 第78-80页 |
| ·PIE编码模块的仿真与测试 | 第80-81页 |
| ·升余弦滤波器的仿真 | 第81-82页 |
| ·希尔伯特滤波器的仿真 | 第82-83页 |
| ·CRC5模块的仿真与测试 | 第83-84页 |
| ·CRC16模块的仿真与测试 | 第84-85页 |
| ·FIR信道滤波器的仿真 | 第85页 |
| ·IIR信道滤波器的仿真 | 第85-86页 |
| ·采样模块的仿真与测试 | 第86-87页 |
| ·FM0译码器的仿真与测试 | 第87-88页 |
| ·碰撞检测模块的仿真与测试 | 第88-89页 |
| ·控制单元的仿真与测试 | 第89-90页 |
| ·本章小结 | 第90-91页 |
| 第六章 总结与展望 | 第91-93页 |
| ·论文总结 | 第91-92页 |
| ·展望 | 第92-93页 |
| 参考文献 | 第93-96页 |
| 攻读硕士学位期间发表的学术论文目录 | 第96页 |
| 攻读硕士学位期间申请和获得专利情况 | 第96-97页 |
| 致谢 | 第97页 |