摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-19页 |
·时统系统的基本概念 | 第9-11页 |
·时统系统的任务 | 第11-12页 |
·高精度时间统一技术的应用 | 第12-14页 |
·时统系统技术的发展现状 | 第14-16页 |
·本文所作的工作及文章结构安排 | 第16-19页 |
·本文所作的工作 | 第16-17页 |
·论文的组织安排及简要介绍 | 第17-19页 |
第二章 FPGA技术现状 | 第19-32页 |
·EDA技术概述 | 第19-20页 |
·FPGA基本结构及原理 | 第20-23页 |
·FPGA的设计流程 | 第23-28页 |
·电路设计与输入 | 第25页 |
·功能仿真 | 第25页 |
·综合优化 | 第25-26页 |
·综合后仿真 | 第26页 |
·实现与布局布线 | 第26-27页 |
·时序仿真与验证 | 第27-28页 |
·板级仿真与验证 | 第28页 |
·调试与加载配置 | 第28页 |
·Verilog HDL硬件描述语言简介 | 第28-31页 |
·什么是Verilog HDL | 第29页 |
·Verilog HDL的产生及发展 | 第29-30页 |
·Verilog HDL目前的应用情况和适用的设计 | 第30页 |
·采用Verilog HDL设计复杂数字电路的优点 | 第30-31页 |
·小结 | 第31-32页 |
第三章 GPS工作原理 | 第32-48页 |
·GPS系统的构成 | 第32-34页 |
·GPS工作卫星及其星座 | 第32-33页 |
·地面监控系统 | 第33-34页 |
·信号接收机 | 第34-35页 |
·GPS系统的基本定位、授时原理[27] | 第35-39页 |
·GPS系统的卫星信号 | 第39-42页 |
·概述 | 第39-40页 |
·伪随机噪声码的特性 | 第40-41页 |
·粗码C/A码 | 第41页 |
·精码 | 第41-42页 |
·GPS系统的导航电文[35] | 第42-44页 |
·GPS误差分析 | 第44-48页 |
·与GPS卫星有关的因素 | 第44-45页 |
·与传播途径有关的因素 | 第45-46页 |
·与接收机有关的因素 | 第46-47页 |
·其它因素 | 第47-48页 |
第四章 靶场对时统系统的需求 | 第48-51页 |
第五章 时统系统的实现及分析 | 第51-70页 |
·总体构想 | 第51-52页 |
·硬件方案选择 | 第52-55页 |
·GPS接收机数据格式 | 第55-56页 |
·软件总体设计 | 第56-68页 |
·导航数据 | 第57-59页 |
·译码模块 | 第59-61页 |
·校正模块 | 第61-68页 |
·定时模块 | 第68页 |
·系统精度分析 | 第68-69页 |
·小结 | 第69-70页 |
第六章 总结与展望 | 第70-71页 |
附录 | 第71-77页 |
参考文献 | 第77-80页 |
攻读硕士期间发表的论文 | 第80-81页 |
致谢 | 第81页 |