摘要 | 第1-3页 |
ABSTRACT | 第3-9页 |
1 绪论 | 第9-12页 |
·集成电路产业发展现状 | 第9页 |
·低功耗物理设计的研究与应用意义 | 第9-11页 |
·课题研究的主要内容和论文结构 | 第11-12页 |
2 低功耗技术的理论研究 | 第12-23页 |
·功耗的基本理论 | 第12-16页 |
·动态功耗 | 第12-14页 |
·静态功耗 | 第14-15页 |
·动态功耗和静态功耗的矛盾 | 第15-16页 |
·功耗优化技术的研究与分析 | 第16-23页 |
·系统级低功耗设计 | 第16-17页 |
·寄存器传输级低功耗设计 | 第17-19页 |
·门级和版图级低功耗设计 | 第19-20页 |
·工艺级低功耗设计 | 第20-23页 |
3 传统物理设计和利用CPF 的低功耗物理设计流程的研究 | 第23-30页 |
·经典物理设计流程 | 第23-25页 |
·低功耗技术如何改变经典物理设计流程 | 第25-28页 |
·通用功耗格式CPF 在物理设计中的使用 | 第28-30页 |
·通用功耗格式CPF 的诞生 | 第28页 |
·利用CPF 的新低功耗物理设计流程 | 第28-30页 |
4 Tiger 高性能处理器平台的低功耗物理设计 | 第30-86页 |
·Tiger 处理器平台的系统架构 | 第30-31页 |
·Tiger 处理器平台低功耗设计的必要性 | 第31-36页 |
·原有方案的不足 | 第31-33页 |
·Tiger 处理器平台的功耗统计分析 | 第33-36页 |
·Tiger 处理器平台低功耗方案的设计 | 第36-48页 |
·Tiger 处理器平台的门控时钟技术 | 第36-37页 |
·Tiger 处理器平台的状态保持门控电源技术 | 第37-42页 |
·Tiger 处理器平台的低功耗配套模块 | 第42-48页 |
·Tiger 处理器平台低功耗模式切换流程 | 第48页 |
·Tiger 处理器平台的CPF 描述及其低功耗验证 | 第48-58页 |
·Tiger 处理器平台的低功耗CPF 描述 | 第48-50页 |
·Tiger 处理器平台基于CPF 的低功耗静态验证 | 第50-51页 |
·Tiger 处理器平台基于CPF 的低功耗动态验证 | 第51-58页 |
·Tiger 处理器平台的低功耗综合策略 | 第58-62页 |
·Tiger 处理器平台的综合流程和基本策略 | 第58-60页 |
·Tiger 处理器平台的多电源域门控电源技术的综合 | 第60-61页 |
·Tiger 处理器平台的综合结果和功耗比较 | 第61-62页 |
·Tiger 处理器平台的低功耗物理设计策略 | 第62-80页 |
·Tiger 处理器平台的布局规划 | 第62-65页 |
·门控电源的分布式布局研究与应用 | 第65-72页 |
·Tiger 处理器平台的电源网格规划 | 第72-73页 |
·Tiger 处理器平台的标准单元布局 | 第73页 |
·Tiger 处理器平台的混合时钟树综合 | 第73-77页 |
·Tiger 处理器平台的布线 | 第77-78页 |
·Tiger 处理器平台的时序分析 | 第78-80页 |
·基于CPF 的物理设计方法学的优点 | 第80页 |
·Tiger 处理器平台的功耗分析 | 第80-86页 |
·Tiger 处理器平台的电压降分析 | 第80-81页 |
·Tiger 处理器平台的动态功耗分析 | 第81-82页 |
·Tiger 处理器平台的静态功耗分析 | 第82-83页 |
·Tiger 处理器平台的最终功耗数据 | 第83-86页 |
5 总结与展望 | 第86-87页 |
参考文献 | 第87-89页 |
附录 | 第89-92页 |
致谢 | 第92-93页 |
攻读学位期间发表的学术论文 | 第93页 |