摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第12-22页 |
1.1 研究背景及意义 | 第12-13页 |
1.2 研究现状综述 | 第13-19页 |
1.2.1 高光谱图像及其检测技术研究现状和发展趋势 | 第13-16页 |
1.2.2 高光谱图像实时检测技术 | 第16-18页 |
1.2.3 难点及问题分析 | 第18-19页 |
1.3 本文研究目的及主要内容 | 第19-22页 |
1.3.1 本文主要研究内容 | 第19-20页 |
1.3.2 本文的文章结构 | 第20-22页 |
第二章 高光谱图像CRD目标检测及实现 | 第22-30页 |
2.1 高光谱图像CRD目标检测算法原理 | 第22-23页 |
2.2 高光谱图像CRD目标检测的算法实现 | 第23-26页 |
2.2.1 CRD算法实现流程 | 第23-24页 |
2.2.2 CRD中矩阵乘法的算法实现 | 第24-25页 |
2.2.3 CRD中矩阵求逆的算法实现 | 第25-26页 |
2.3 实验内容和分析 | 第26-29页 |
2.3.1 矩阵求逆算法验证 | 第26-27页 |
2.3.2 CRD目标检测实验 | 第27-29页 |
2.4 本章小结 | 第29-30页 |
第三章 基于FPGA的实时目标检测并行化结构设计 | 第30-44页 |
3.1 实时目标检测硬件平台选取 | 第30-35页 |
3.1.1 常用设计器件比较及其选取 | 第30-31页 |
3.1.2 Virtex-7系列FPGA性能 | 第31-32页 |
3.1.3 Verilog HDL硬件描述语言 | 第32-33页 |
3.1.4 FPGA开发流程与指导原则 | 第33-35页 |
3.2 并行化结构参数及运算精度的确定 | 第35-36页 |
3.2.1 参数的确定 | 第35-36页 |
3.2.2 运算精度的确定 | 第36页 |
3.3 运算仿真模块结构设计的确定 | 第36-41页 |
3.3.1 模块结构设计 | 第36-37页 |
3.3.2 模块结构介绍 | 第37-39页 |
3.3.3 位数设计 | 第39-41页 |
3.4 本章小结 | 第41-44页 |
第四章 基于FPGA的实时目标检测并行化结构仿真与验证 | 第44-54页 |
4.1 仿真与验证方法 | 第44页 |
4.2 并行化结构各模块的功能验证 | 第44-49页 |
4.2.1 数据输入模块的仿真与验证 | 第44-46页 |
4.2.2 基本运算单元的仿真与验证 | 第46-47页 |
4.2.3 矩阵求逆模块的仿真与验证 | 第47-48页 |
4.2.4 计算1-范数模块的仿真与验证 | 第48-49页 |
4.3 并行化结构结果验证及性能分析 | 第49-52页 |
4.3.1 结果验证 | 第49-51页 |
4.3.2 并行化结构性能及其分析 | 第51-52页 |
4.4 本章小结 | 第52-54页 |
第五章 总结与展望 | 第54-56页 |
5.1 论文工作总结 | 第54页 |
5.2 研究工作展望 | 第54-56页 |
参考文献 | 第56-62页 |
致谢 | 第62-64页 |
研究成果及发表的学术论文 | 第64-66页 |
作者和导师简介 | 第66-68页 |
附件 | 第68-69页 |