摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-21页 |
1.1 时域交织ADC系统发展概况其发展历史 | 第17-18页 |
1.2 数字校准技术研究现状 | 第18-19页 |
1.3 本文主要工作及论文安排 | 第19-21页 |
第二章 时域交织ADC基本原理与失配分析 | 第21-33页 |
2.1 时域交织ADC基本原理 | 第21-24页 |
2.2 时域交织ADC转换器性能指标 | 第24-26页 |
2.3 时域交织ADC失配模型分析 | 第26-32页 |
2.3.1 时域交织ADC失配的建模 | 第26-28页 |
2.3.2 偏置误差 | 第28-30页 |
2.3.3 增益误差 | 第30-31页 |
2.3.4 时钟失配误差 | 第31-32页 |
2.4 本章小结 | 第32-33页 |
第三章 时域交织ADC的已有失配校准方法研究 | 第33-43页 |
3.1 模拟域校准技术简介 | 第33-34页 |
3.2 数模混合与校准技术 | 第34页 |
3.3 通道随机化失配校准技术 | 第34-35页 |
3.4 数字域失配校准技术 | 第35-41页 |
3.4.1 数字前台校准技术 | 第36-37页 |
3.4.2 数字后台校准技术研究 | 第37-41页 |
3.5 本章小结 | 第41-43页 |
第四章 基于LMS-FIR的自适应数字后台校准算法 | 第43-55页 |
4.1 基于LMS-FIR的自适应滤波后台校准算法 | 第43-44页 |
4.2 LMS算法介绍 | 第44-47页 |
4.3 偏置失配的校准算法 | 第47-48页 |
4.4 MATLAB建模仿真 | 第48-49页 |
4.5 LMS-FIR校准算法的效果验证 | 第49-51页 |
4.6 算法的MODELSIM仿真 | 第51-53页 |
4.7 本章小结 | 第53-55页 |
第五章 模块的物理实现 | 第55-81页 |
5.1 ASIC设计流程 | 第55-58页 |
5.2 模块的逻辑综合 | 第58-63页 |
5.3 模块的后端物理实现 | 第63-74页 |
5.3.1 数据准备 | 第64-66页 |
5.3.2 布图规划(Floor plan) | 第66-67页 |
5.3.3 电源规划(Power Plan) | 第67-69页 |
5.3.4 标准单元摆放 | 第69-72页 |
5.3.5 时钟树综合(CTS) | 第72-74页 |
5.3.6 布线(Route) | 第74页 |
5.4 逻辑验证与物理验证 | 第74-76页 |
5.5 时序验证 | 第76-79页 |
5.6 本章小结 | 第79-81页 |
第六章 总结和展望 | 第81-83页 |
6.1 总结 | 第75-81页 |
6.2 不足与展望 | 第81-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-89页 |
作者简介 | 第89-90页 |