差分跳频通信系统G函数与同步技术的研究与实现
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-14页 |
| ·课题研究背景 | 第11页 |
| ·国内外的研究现状及发展历程 | 第11-12页 |
| ·课题研究的内容及论文组织结构 | 第12-14页 |
| 第二章 差分跳频通信系统 | 第14-22页 |
| ·差分跳频基本原理 | 第14-15页 |
| ·差分跳频系统的关键技术 | 第15-16页 |
| ·差分跳频图案的设计 | 第15-16页 |
| ·接收端的信号检测、同步技术 | 第16页 |
| ·典型系统介绍 | 第16-18页 |
| ·CHESS 系统的工作原理 | 第16-17页 |
| ·CHESS 系统的通信方式 | 第17-18页 |
| ·CHESS 系统的特点 | 第18页 |
| ·差分跳频系统的抗干扰能力 | 第18-21页 |
| ·抗多径能力 | 第19页 |
| ·抗跟踪干扰能力 | 第19-21页 |
| ·抗阻塞干扰能力 | 第21页 |
| ·小结 | 第21-22页 |
| 第三章 差分跳频系统跳频序列 | 第22-35页 |
| ·差分跳频系统跳频图案的性能检验方法 | 第22-26页 |
| ·跳频序列的随机性检验 | 第22-23页 |
| ·跳频序列的均匀性检验 | 第23-26页 |
| ·基于混沌映射的差分跳频系统的G 函数算法 | 第26-31页 |
| ·混沌特性仿真 | 第27-30页 |
| ·算法模型 | 第30-31页 |
| ·算法的性能检验 | 第31-34页 |
| ·随机性检验 | 第31-32页 |
| ·均匀性检验 | 第32-34页 |
| ·小结 | 第34-35页 |
| 第四章 差分跳频系统的检测同步技术 | 第35-46页 |
| ·差分跳频系统接收端框图 | 第35-36页 |
| ·差分跳频的捕获 | 第36-38页 |
| ·差分跳频的跟踪 | 第38-45页 |
| ·数据拟合法 | 第38-39页 |
| ·早迟门计算法 | 第39-44页 |
| ·本文采用的跟踪算法及其仿真 | 第44-45页 |
| ·小结 | 第45-46页 |
| 第五章 差分跳频中频硬件平台的设计与实现 | 第46-65页 |
| ·硬件平台介绍 | 第46-49页 |
| ·硬件设计 | 第46-47页 |
| ·关键芯片介绍 | 第47-49页 |
| ·发射端设计与实现 | 第49-56页 |
| ·发射端整体设计 | 第49页 |
| ·数据帧结构 | 第49-50页 |
| ·DDS 控制的实现 | 第50-53页 |
| ·信道模拟的实现 | 第53-56页 |
| ·接收端设计与实现 | 第56-64页 |
| ·接收端整体设计 | 第56-57页 |
| ·FFT 硬核介绍 | 第57-58页 |
| ·同步捕获的实现 | 第58-60页 |
| ·同步跟踪的实现 | 第60-64页 |
| ·小结 | 第64-65页 |
| 结束语 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 作者在学期间取得的学术成果 | 第70页 |