基于FPGA的GNSS信号载波同步技术研究
| 摘要 | 第5-6页 |
| abstract | 第6页 |
| 第1章 绪论 | 第9-13页 |
| 1.1 课题的研究背景 | 第9-10页 |
| 1.2 国内外在该方向的研究现状及分析 | 第10-11页 |
| 1.3 课题研究的意义与目的 | 第11页 |
| 1.4 论文的主要内容 | 第11-13页 |
| 第2章 锁相环理论基础 | 第13-25页 |
| 2.1 锁相环的基本工作原理 | 第13-14页 |
| 2.2 锁相环的组成介绍 | 第14-19页 |
| 2.2.1 鉴相器 | 第14-16页 |
| 2.2.2 环路滤波器 | 第16-17页 |
| 2.2.3 压控振荡器 | 第17-19页 |
| 2.2.4 环路相位模型 | 第19页 |
| 2.3 锁相环的噪声特性 | 第19-22页 |
| 2.3.1 锁相环系统中的时钟抖动 | 第19-20页 |
| 2.3.2 锁相环系统中的噪声源 | 第20-22页 |
| 2.4 锁相环的应用 | 第22-24页 |
| 2.5 本章小结 | 第24-25页 |
| 第3章 鉴相器的设计与实现 | 第25-45页 |
| 3.1 相乘器的设计与实现 | 第25-27页 |
| 3.2 FIR低通滤波器的设计与实现 | 第27-42页 |
| 3.2.1 FIR滤波器设计的结构基础 | 第29-30页 |
| 3.2.2 FIR数字滤波器的窗函数设计法 | 第30-32页 |
| 3.2.3 FIR低通滤波器的参数提取 | 第32-34页 |
| 3.2.4 分布式算法实现FIR滤波器 | 第34-42页 |
| 3.3 鉴相器的生成 | 第42-44页 |
| 3.4 本章小结 | 第44-45页 |
| 第4章 环路滤波器的设计与实现 | 第45-49页 |
| 4.1 数字环路滤波器的设计原理 | 第45-46页 |
| 4.2 数字环路滤波器的设计与实现 | 第46-48页 |
| 4.3 本章小结 | 第48-49页 |
| 第5章 DDS的设计与实现 | 第49-54页 |
| 5.1 DDS的算法原理 | 第49-51页 |
| 5.2 DDS的设计 | 第51-53页 |
| 5.3 本章小结 | 第53-54页 |
| 第6章 GNSS信号载波锁相环实现与测试 | 第54-63页 |
| 6.1 系统硬件验证平台设计 | 第54页 |
| 6.2 BPSK信号发生器设计与实现 | 第54-58页 |
| 6.2.1 M序列的产生 | 第55-56页 |
| 6.2.2 正弦信号的产生 | 第56-57页 |
| 6.2.3 BPSK信号的合成 | 第57-58页 |
| 6.3 系统级仿真与验证 | 第58-60页 |
| 6.4 系统硬件实现成果展示 | 第60-62页 |
| 6.5 本章小结 | 第62-63页 |
| 总结 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 致谢 | 第66-67页 |
| 作者简介 | 第67页 |