摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题研究背景及意义 | 第8页 |
1.2 国内外研究现状 | 第8-10页 |
1.3 论文主要内容及组织结构 | 第10-12页 |
第二章 ADC的概述 | 第12-26页 |
2.1 ADC的性能参数 | 第12-17页 |
2.1.1 静态性能参数 | 第12-15页 |
2.1.2 动态参数 | 第15-17页 |
2.2 ADC的类型 | 第17-25页 |
2.2.1 快闪型(Flash)ADC | 第17-18页 |
2.2.2 流水线型(Pipeline)ADC | 第18页 |
2.2.3 过采样型(Sigma-delta)ADC | 第18-19页 |
2.2.4 逐次逼近型(SAR)ADC | 第19-23页 |
2.2.5 功耗与速度的分析 | 第23-25页 |
2.3 本章小结 | 第25-26页 |
第三章 DAC的研究与设计 | 第26-51页 |
3.1 逐次逼近ADC典型结构 | 第26-31页 |
3.1.1 电压定标型逐次逼近ADC | 第26-27页 |
3.1.2 电流定标型逐次逼近ADC | 第27-28页 |
3.1.3 电荷定标型逐次逼近ADC | 第28-31页 |
3.2 全差分电荷定标型DAC结构的研究 | 第31-38页 |
3.2.1 VCM抖动对SAR ADC的影响 | 第31-32页 |
3.2.2 电容阵列平均功耗分析 | 第32-36页 |
3.2.3 INL/DNL理论分析 | 第36-38页 |
3.3 DAC结构的选取 | 第38-50页 |
3.3.1 拆分型DAC | 第38-41页 |
3.3.2 能量节约型DAC | 第41-42页 |
3.3.3 单调型DAC | 第42-50页 |
3.4 本章小结 | 第50-51页 |
第四章 比较器的研究与设计 | 第51-67页 |
4.1 比较器的静态特性和动态特性 | 第51-55页 |
4.1.1 比较器静态特性 | 第51-53页 |
4.1.2 比较器动态特性 | 第53-55页 |
4.2 静态比较器 | 第55-59页 |
4.2.1 运放结构比较器 | 第55-56页 |
4.2.2 Latch比较器 | 第56-58页 |
4.2.3 高速高精度比较器 | 第58-59页 |
4.3 比较器失调电压校准 | 第59-61页 |
4.4 动态比较器设计 | 第61-66页 |
4.4.1 常见结构动态比较器 | 第61-62页 |
4.4.2 动态比较器的失调电压分析与校正 | 第62-64页 |
4.4.3 改进型动态比较器及其仿真 | 第64-66页 |
4.5 本章小结 | 第66-67页 |
第五章 数字控制部分的设计 | 第67-78页 |
5.1 逐次逼近ADC的数字逻辑控制 | 第67-73页 |
5.1.1 异步时序控制技术 | 第67-69页 |
5.1.2 数字逻辑控制的原理 | 第69-70页 |
5.1.3 数字逻辑控制电路的实现 | 第70-73页 |
5.2 版图和系统仿真 | 第73-77页 |
5.2.1 ADC的版图 | 第73-74页 |
5.2.2 仿真结果 | 第74-77页 |
5.3 本章小结 | 第77-78页 |
第六章 总结与展望 | 第78-80页 |
6.1 总结 | 第78页 |
6.2 展望 | 第78-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-82页 |