摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略词表 | 第14-16页 |
第一章 绪论 | 第16-19页 |
1.1 研究背景与意义 | 第16-17页 |
1.2 本文主要贡献 | 第17页 |
1.3 论文结构及内容安排 | 第17-19页 |
第二章 TD-SCDMA空口协议与C-RAN | 第19-31页 |
2.1 TD-SCDMA网络结构 | 第19-20页 |
2.2 TD-SCDMA空口协议 | 第20-21页 |
2.3 物理层 | 第21-27页 |
2.3.1 物理信道 | 第22-24页 |
2.3.2 传输信道 | 第24-27页 |
2.4 无线接入网现状 | 第27-30页 |
2.4.1 传统无线接入网 | 第27页 |
2.4.2 新型无线接入网C-RAN | 第27-30页 |
2.5 小结 | 第30-31页 |
第三章 C-RAN中的TD-SCDMA信道编译码设计与实现 | 第31-59页 |
3.1 信息处理平台 | 第31-32页 |
3.2 卷积编码 | 第32-34页 |
3.2.1 TD-SCDMA中的卷积编码器 | 第32-33页 |
3.2.2 卷积编码的实现 | 第33-34页 |
3.3 维特比译码 | 第34-40页 |
3.3.1 维特比译码原理 | 第34-37页 |
3.3.2 维特比译码性能的影响因素 | 第37-39页 |
3.3.3 维特比译码的实现 | 第39-40页 |
3.4 Turbo编码 | 第40-44页 |
3.4.1 Turbo编码器基本结构 | 第40-41页 |
3.4.2 TD-SCDMA中的Turbo编码器结构 | 第41-42页 |
3.4.3 Turbo编码的实现 | 第42-44页 |
3.5 Turbo译码 | 第44-51页 |
3.5.1 Turbo译码原理 | 第44-45页 |
3.5.2 MAP算法 | 第45-47页 |
3.5.3 log-MAP算法 | 第47-48页 |
3.5.4 Max-log-MAP算法 | 第48-49页 |
3.5.5 Turbo译码性能的影响因素 | 第49-51页 |
3.6 多核CPU中的Turbo译码实现 | 第51-58页 |
3.6.1 译码器模块划分 | 第51-55页 |
3.6.2 多核CPU的并行译码 | 第55-58页 |
3.7 小结 | 第58-59页 |
第四章C-RAN中的RRU数字上下变频器与实时接 | 第59-69页 |
4.1 数字上下变频 | 第59-67页 |
4.1.1 采样率转换 | 第59页 |
4.1.2 多级内插级联的DUC设计 | 第59-64页 |
4.1.3 仿真结果与分析 | 第64-66页 |
4.1.4 数字变频器的FPGA实现 | 第66-67页 |
4.1.5 资源分析 | 第67页 |
4.2 BBU与RRU的实时接口 | 第67-68页 |
4.3 小结 | 第68-69页 |
第五章 测试与分析 | 第69-79页 |
5.1 测试平台 | 第69页 |
5.2 功能测试 | 第69-73页 |
5.2.1 文件传输 | 第69-71页 |
5.2.2 视频传输 | 第71-72页 |
5.2.3 BBU切换 | 第72-73页 |
5.3 性能测试与分析 | 第73-77页 |
5.3.1 信道编译码性能测试与分析 | 第73-76页 |
5.3.2 数字中频EVM | 第76页 |
5.3.3 接口性能测试与分析 | 第76-77页 |
5.4 小结 | 第77-79页 |
第六章 结束语 | 第79-81页 |
6.1 本文贡献 | 第79页 |
6.2 下一步工作的建议 | 第79-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-84页 |
个人简历 | 第84-85页 |
攻读硕士学位期间的研究成果 | 第85-86页 |