摘要 | 第3-5页 |
ABSTRACT | 第5-7页 |
第一章 绪论 | 第12-22页 |
1.1 研究背景 | 第12-15页 |
1.1.1 动态二进制翻译系统 | 第12-13页 |
1.1.2 浮点运算单元概述 | 第13-15页 |
1.2 研究意义 | 第15-16页 |
1.3 相关研究 | 第16-19页 |
1.4 本文主要工作 | 第19-20页 |
1.5 论文结构 | 第20页 |
1.6 本章小结 | 第20-22页 |
第二章 动态二进制翻译系统框架与浮点运算单元研究 | 第22-37页 |
2.1 动态二进制翻译系统的框架 | 第22-26页 |
2.1.1 二进制兼容系统框架 | 第22-23页 |
2.1.2 二进制优化系统框架 | 第23-24页 |
2.1.3 二进制可重定向系统框架 | 第24-25页 |
2.1.4 二进制探测工具系统框架 | 第25-26页 |
2.2 动态二进制基础研究平台CrossBit | 第26-32页 |
2.2.1 CrossBit系统框架 | 第27-28页 |
2.2.2 程序启动器 | 第28-29页 |
2.2.3 执行引擎 | 第29页 |
2.2.4 系统调用处理 | 第29页 |
2.2.5 翻译单元 | 第29-30页 |
2.2.6 执行单元 | 第30页 |
2.2.7 TCache(代码缓存) | 第30-31页 |
2.2.8 目标代码优化器 | 第31页 |
2.2.9 内存管理单元 | 第31-32页 |
2.3 浮点运算单元研究 | 第32-35页 |
2.3.1 SimpleScalar的浮点运算单元 | 第32-33页 |
2.3.2 CrossBit的X87 浮点运算单元 | 第33-34页 |
2.3.3 CrossBit的混合式浮点运算单元 | 第34-35页 |
2.4 混合式浮点运算单元的适用范围 | 第35-36页 |
2.5 本章小结 | 第36-37页 |
第三章 混合式浮点运算单元的设计与实现 | 第37-67页 |
3.1 混合式浮点运算单元的框架 | 第37-39页 |
3.2 混合式浮点运算单元的实现 | 第39-51页 |
3.2.1 浮点寄存器状态的映射 | 第39-40页 |
3.2.2 浮点中间指令实现 | 第40-45页 |
3.2.3 MIPS前端指令到中间指令的翻译 | 第45-48页 |
3.2.4 中间指令到后端浮点指令的翻译 | 第48-51页 |
3.3 寄存器分配算法 | 第51-64页 |
3.3.1 简单寄存器分配算法 | 第52-53页 |
3.3.2 全局寄存器分配算法 | 第53-54页 |
3.3.3 Next‐Use寄存器分配算法 | 第54-56页 |
3.3.4 简化的图染色寄存器分配算法 | 第56-60页 |
3.3.5 寄存器分配算法的性能评估 | 第60-63页 |
3.3.6 浮点寄存器分配算法的实现 | 第63-64页 |
3.4 混合式浮点运算单元的优化 | 第64-65页 |
3.5 本章小结 | 第65-67页 |
第四章 混合式浮点运算单元性能评估和分析 | 第67-75页 |
4.1 与X87 浮点运算单元的比较 | 第67-70页 |
4.2 与SSE浮点运算单元的比较 | 第70-73页 |
4.3 本章小结 | 第73-75页 |
第五章 总结和展望 | 第75-77页 |
5.1 全文的工作总结 | 第75页 |
5.2 研究展望 | 第75-77页 |
参考文献 | 第77-80页 |
致谢 | 第80-82页 |
参与课题及已发表论文和专利 | 第82-84页 |