首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--信息处理(信息加工)论文--翻译机论文

动态二进制翻译系统中浮点运算单元研究

摘要第3-5页
ABSTRACT第5-7页
第一章 绪论第12-22页
    1.1 研究背景第12-15页
        1.1.1 动态二进制翻译系统第12-13页
        1.1.2 浮点运算单元概述第13-15页
    1.2 研究意义第15-16页
    1.3 相关研究第16-19页
    1.4 本文主要工作第19-20页
    1.5 论文结构第20页
    1.6 本章小结第20-22页
第二章 动态二进制翻译系统框架与浮点运算单元研究第22-37页
    2.1 动态二进制翻译系统的框架第22-26页
        2.1.1 二进制兼容系统框架第22-23页
        2.1.2 二进制优化系统框架第23-24页
        2.1.3 二进制可重定向系统框架第24-25页
        2.1.4 二进制探测工具系统框架第25-26页
    2.2 动态二进制基础研究平台CrossBit第26-32页
        2.2.1 CrossBit系统框架第27-28页
        2.2.2 程序启动器第28-29页
        2.2.3 执行引擎第29页
        2.2.4 系统调用处理第29页
        2.2.5 翻译单元第29-30页
        2.2.6 执行单元第30页
        2.2.7 TCache(代码缓存)第30-31页
        2.2.8 目标代码优化器第31页
        2.2.9 内存管理单元第31-32页
    2.3 浮点运算单元研究第32-35页
        2.3.1 SimpleScalar的浮点运算单元第32-33页
        2.3.2 CrossBit的X87 浮点运算单元第33-34页
        2.3.3 CrossBit的混合式浮点运算单元第34-35页
    2.4 混合式浮点运算单元的适用范围第35-36页
    2.5 本章小结第36-37页
第三章 混合式浮点运算单元的设计与实现第37-67页
    3.1 混合式浮点运算单元的框架第37-39页
    3.2 混合式浮点运算单元的实现第39-51页
        3.2.1 浮点寄存器状态的映射第39-40页
        3.2.2 浮点中间指令实现第40-45页
        3.2.3 MIPS前端指令到中间指令的翻译第45-48页
        3.2.4 中间指令到后端浮点指令的翻译第48-51页
    3.3 寄存器分配算法第51-64页
        3.3.1 简单寄存器分配算法第52-53页
        3.3.2 全局寄存器分配算法第53-54页
        3.3.3 Next‐Use寄存器分配算法第54-56页
        3.3.4 简化的图染色寄存器分配算法第56-60页
        3.3.5 寄存器分配算法的性能评估第60-63页
        3.3.6 浮点寄存器分配算法的实现第63-64页
    3.4 混合式浮点运算单元的优化第64-65页
    3.5 本章小结第65-67页
第四章 混合式浮点运算单元性能评估和分析第67-75页
    4.1 与X87 浮点运算单元的比较第67-70页
    4.2 与SSE浮点运算单元的比较第70-73页
    4.3 本章小结第73-75页
第五章 总结和展望第75-77页
    5.1 全文的工作总结第75页
    5.2 研究展望第75-77页
参考文献第77-80页
致谢第80-82页
参与课题及已发表论文和专利第82-84页

论文共84页,点击 下载论文
上一篇:基于生物特征信息的身份认证技术研究
下一篇:实现字母拼写的群体机器人的协作方法研究