首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

层次化NoC拓扑结构与路由技术研究

摘要第4-5页
ABSTRACT第5-6页
第一章 绪论第12-18页
    1.1 研究背景及意义第12-14页
    1.2 国内外研究现状第14-16页
    1.3 论文研究内容及组织结构第16-18页
        1.3.1 主要内容第16-17页
        1.3.2 论文组织结构第17-18页
第二章 层次化NoC结构相关技术第18-30页
    2.1 层次化NoC拓扑结构分析第18-22页
        2.1.1 直接型拓扑结构第18-21页
        2.1.2 间接型拓扑结构第21-22页
    2.2 NoC路由交换机制第22-24页
    2.3 层次化NoC路由算法基础第24-27页
        2.3.1 路由算法综述第24-26页
        2.3.2 活锁和死锁避免技术第26-27页
    2.4 NoC路由器结构第27-29页
    2.5 小结第29-30页
第三章 一种基于区域划分的NoC层次化CHMesh拓扑结构第30-46页
    3.1 基于Mesh和CMesh的NoC结构第30-31页
    3.2 基于区域划分的层次化CHMesh结构第31-34页
        3.2.1 CHMesh结构描述第31-33页
        3.2.2 通信协议定义第33-34页
    3.3 CHMesh结构性能分析第34-39页
        3.3.1 拓扑结构性能参数对比第34-35页
        3.3.2 网络平均延迟与吞吐性能第35-37页
        3.3.3 拓扑结构死锁避免第37-38页
        3.3.4 物理实现难度第38-39页
    3.4 仿真验证与对比第39-44页
        3.4.1 仿真验证环境第39页
        3.4.2 仿真验证算法第39-40页
        3.4.3 仿真结果分析第40-44页
    3.5 小结第44-46页
第四章 一种基于源区域路径选择的层次化NoC路由算法第46-56页
    4.1 最短路径路由算法问题分析第46-48页
    4.2 基于源区域路径选择的层次化路由算法第48-49页
    4.3 死锁与活锁避免分析第49-50页
    4.4 路由算法验证与性能对比第50-54页
        4.4.1 仿真平台及参数配置第50-51页
        4.4.2 仿真结果分析第51-54页
    4.5 小结第54-56页
第五章 一种基于缓存分配的NoC虫孔路由器结构第56-66页
    5.1 基于输入缓存的路由器结构第56-58页
        5.1.1 基本结构第56-57页
        5.1.2 传统虫孔路由器存在的问题及其对CHMesh结构的影响第57-58页
    5.2 基于缓存分配的虫孔路由器结构第58-62页
        5.2.1 基于辅助缓存的输入缓存模块设计第59-60页
        5.2.2 路由器总体结构设计第60-62页
    5.3 仿真验证第62-64页
        5.3.1 仿真验证环境第62页
        5.3.2 仿真结果分析第62-63页
        5.3.3 路由器硬件开销对比第63-64页
    5.4 小结第64-66页
第六章 结束语第66-68页
    6.1 本文主要工作及结论第66-67页
    6.2 研究展望第67-68页
致谢第68-70页
参考文献第70-76页
作者简历 攻读硕士学位期间完成的主要工作第76页

论文共76页,点击 下载论文
上一篇:医学影像远程实时后处理方法研究
下一篇:非均匀压力下竖向和双向加劲钢板剪力墙的弹性稳定