首页--工业技术论文--无线电电子学、电信技术论文--无线电导航论文

卫星导航信号的快速高灵敏度捕获跟踪算法研究与卫星授时芯片的ASIC设计

致谢第5-6页
摘要第6-7页
ABSTRACT第7页
1 绪论第11-15页
    1.1 论文的研究背景第11-13页
        1.1.1 卫星导航系统的发展现状第11-12页
        1.1.2 国内外研究现状第12-13页
    1.2 论文的研究意义第13-14页
    1.3 论文的主要工作和结构安排第14-15页
2 GPS系统与接收机原理第15-31页
    2.1 全球定位系统概述第15-16页
    2.2 GPS卫星导航信号的结构及特性第16-21页
        2.2.1 载波第16页
        2.2.2 测距码第16-18页
        2.2.3 数据码第18-19页
        2.2.4 调制方式第19-20页
        2.2.5 多普勒频移第20-21页
    2.3 GPS接收机结构第21-22页
    2.4 GPS卫星导航信号的捕获第22-26页
        2.4.1 捕获原理第22页
        2.4.2 捕获算法第22-24页
        2.4.3 弱信号捕获第24-26页
    2.5 GPS卫星导航信号的跟踪第26-28页
        2.5.1 跟踪原理第26页
        2.5.2 载波跟踪环第26-27页
        2.5.3 码跟踪环第27-28页
    2.6 GPS定位及授时原理第28-29页
        2.6.1 定位原理第28-29页
        2.6.2 授时原理第29页
    2.7 BDS-Ⅱ与GPS比较第29-30页
    2.8 本章小结第30-31页
3 GPS卫星导航信号的捕获跟踪算法研究与FPGA验证第31-57页
    3.1 捕获算法研究第31-38页
        3.1.1 载波发生器第31-32页
        3.1.2 C/A码发生器第32-33页
        3.1.3 捕获算法实现第33-38页
    3.2 跟踪算法研究第38-41页
        3.2.1 载波跟踪第38-40页
        3.2.2 C/A码跟踪第40-41页
        3.2.3 跟踪算法实现第41页
    3.3 星历解调算法研究第41-46页
        3.3.1 星历解调模块第42-45页
        3.3.2 授时兼守时模块第45-46页
        3.3.3 数码管显示模块第46页
    3.4 GPS开发平台第46-50页
        3.4.1 硬件平台第47-49页
        3.4.2 软件平台第49-50页
    3.5 设计优化第50-53页
    3.6 FPGA验证第53-55页
    3.7 本章小结第55-57页
4 GPS授时芯片的ASIC设计第57-79页
    4.1 ASIC概述第57-58页
        4.1.1 ASIC设计方法第57页
        4.1.2 ASIC设计流程第57-58页
    4.2 DFT逻辑综合第58-65页
        4.2.1 逻辑综合与DFT技术第58-59页
        4.2.2 DFT综合流程第59-63页
        4.2.3 DFT综合结果第63-65页
    4.3 布局布线前静态时序分析第65-68页
        4.3.1 STA概述第65-67页
        4.3.2 Pre-STA分析结果第67-68页
    4.4 形式验证第68页
    4.5 自动测试向量生成第68-69页
    4.6 布局布线第69-74页
    4.7 寄生参数提取第74页
    4.8 布局布线后静态时序分析第74-75页
    4.9 物理验证第75-77页
    4.10 本章小结第77-79页
5 总结与展望第79-81页
    5.1 工作总结第79-80页
    5.2 工作展望第80-81页
参考文献第81-85页
作者简历及攻读硕士学位期间取得的研究成果第85-89页
学位论文数据集第89页

论文共89页,点击 下载论文
上一篇:基于机器视觉的钢轨表面缺陷识别研究
下一篇:单线铁路区段通过能力计算和系统开发