基于LTE技术的宽带应急通信电台基带开发
中文摘要 | 第3-4页 |
英文摘要 | 第4-5页 |
1 绪论 | 第8-12页 |
1.1 选题的背景与意义 | 第8-9页 |
1.2 论文的主要任务与研究目的 | 第9页 |
1.3 论文的主要内容与结构安排 | 第9-12页 |
2 基带波形开发的目标与系统关键参数 | 第12-24页 |
2.1 专用电台基带波形的设计目标 | 第12-13页 |
2.2 研究现状 | 第13-15页 |
2.3 LTE主要技术 | 第15-22页 |
2.3.1 帧结构 | 第15-17页 |
2.3.2 时域结构和物理资源 | 第17-19页 |
2.3.3 OFDM技术 | 第19-22页 |
2.4 小结 | 第22-24页 |
3 系统的设计与Matlab仿真 | 第24-54页 |
3.1 基带系统的架构和参数的设定 | 第24-25页 |
3.2 同步技术 | 第25-30页 |
3.2.1 基于CP的定时同步 | 第26-29页 |
3.2.2 同步设计 | 第29-30页 |
3.3 基于导频的均衡技术 | 第30-41页 |
3.3.1 信道估计算法 | 第30-32页 |
3.3.2 导频结构 | 第32-35页 |
3.3.3 均衡的建模仿真 | 第35-41页 |
3.4 数字中频技术 | 第41-50页 |
3.4.1 数字中频中采样率转换的相关理论 | 第41-44页 |
3.4.2 数字上下变频的设计方案 | 第44-47页 |
3.4.3 数字上下变频的验证仿真结果 | 第47-50页 |
3.5 OFDM系统级仿真 | 第50-52页 |
3.6 小结 | 第52-54页 |
4 基于FPGA的系统开发与测试 | 第54-78页 |
4.1 开发环境 | 第54-57页 |
4.1.1 FPGA简介 | 第54-55页 |
4.1.2 FPGA的设计流程 | 第55-56页 |
4.1.3 VHDL和自顶向下的设计方法 | 第56页 |
4.1.4 IP核简介 | 第56-57页 |
4.1.5 本系统所使用的EDA软件简介 | 第57页 |
4.2 系统设计 | 第57-58页 |
4.3 发送端 | 第58-69页 |
4.3.1 时钟产生模块 | 第58-60页 |
4.3.2 速率转换模块 | 第60-61页 |
4.3.3 帧计数模块 | 第61-62页 |
4.3.4 调制(8psk)模块 | 第62-63页 |
4.3.5 OFDM子载波映射 | 第63-65页 |
4.3.6 IFFT变换 | 第65-66页 |
4.3.7 导频与同步信号 | 第66-68页 |
4.3.8 发送端数字中频部分 | 第68-69页 |
4.4 接收端 | 第69-76页 |
4.4.1 接收端数字中频部分 | 第69-70页 |
4.4.2 去CP与同步部分 | 第70-72页 |
4.4.3 FFT部分 | 第72-73页 |
4.4.4 OFDM子载波解映射 | 第73-74页 |
4.4.5 解调(d8psk) | 第74-75页 |
4.4.6 数据整理 | 第75-76页 |
4.5 小结 | 第76-78页 |
5 硬件系统测试 | 第78-82页 |
5.1 硬件描述 | 第78-81页 |
5.2 基带系统硬件测试 | 第81-82页 |
6 总结与展望 | 第82-84页 |
6.1 总结 | 第82页 |
6.2 展望 | 第82-84页 |
致谢 | 第84-86页 |
参考文献 | 第86-90页 |
附录 | 第90页 |
A. 作者在攻读学位期间发表的论文 | 第90页 |
B. 作者在攻读学位期间参与的科研项目 | 第90页 |