基于DSP和FPGA的条码识别系统的实现
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题研究的背景 | 第9页 |
| ·国内外研究现状 | 第9页 |
| ·课题研究目的及意义 | 第9-11页 |
| ·本文的主要内容 | 第11-13页 |
| 第2章 系统的硬件设计 | 第13-26页 |
| ·系统整体硬件框架 | 第13-14页 |
| ·图像采集模块 | 第14-16页 |
| ·FPGA 的特点 | 第14页 |
| ·FPGA 选型 | 第14-15页 |
| ·CMOS 图像传感器OV7720 | 第15-16页 |
| ·图像处理模块 | 第16-21页 |
| ·DSP 选型 | 第16-17页 |
| ·DSP 与数据存储器SDRAM 的连接 | 第17页 |
| ·DSP 与程序存储器FLASH 的连接 | 第17-19页 |
| ·DSP 与EEPROM 的连接 | 第19页 |
| ·DSP 与JTAG 的连接 | 第19-20页 |
| ·DSP 的电源复位电路 | 第20页 |
| ·DSP 的时钟模块 | 第20-21页 |
| ·图像传输模块 | 第21-24页 |
| ·1394 协议芯片 | 第21-22页 |
| ·TSB43AA82A 与 DSP 的连接 | 第22页 |
| ·TSB43AA82A 与 PC 的连接 | 第22-24页 |
| ·硬件布线 | 第24-25页 |
| ·合理布局 | 第25页 |
| ·合理布线 | 第25页 |
| ·本章小结 | 第25-26页 |
| 第3章 系统的软件设计 | 第26-42页 |
| ·图像采集软件设计 | 第26-31页 |
| ·采集模块框图 | 第26页 |
| ·OV7720 配置 | 第26-27页 |
| ·OV7720 驱动设计 | 第27-29页 |
| ·SDRAM 大缓冲控制 | 第29-30页 |
| ·FPGA 与DSP 接口 | 第30-31页 |
| ·DSP 软件设计 | 第31-39页 |
| ·DSP 软件流程 | 第31页 |
| ·DSP 片级支持库CSL | 第31-32页 |
| ·1394 寻址 | 第32页 |
| ·1394 通讯设计 | 第32-37页 |
| ·C6713Bootloader 的实现 | 第37-39页 |
| ·PC 软件设计 | 第39-41页 |
| ·1394 驱动程序 | 第39-40页 |
| ·PC 用户程序 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第4章 条码识别的算法实现 | 第42-52页 |
| ·EAN-13 码特点 | 第42-43页 |
| ·EAN-13 码的识别原理 | 第43页 |
| ·中值滤波算法 | 第43-45页 |
| ·边缘提取算法 | 第45页 |
| ·条码解码算法 | 第45-47页 |
| ·代码移植及优化 | 第47-51页 |
| ·实验结果 | 第51页 |
| ·本章小结 | 第51-52页 |
| 结论 | 第52-53页 |
| 参考文献 | 第53-56页 |
| 附录 | 第56-61页 |
| 攻读硕士学位期间发表的学术论文 | 第61-62页 |
| 致谢 | 第62页 |