基于多核DSP的通用软件无线电平台设计与实现
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-8页 |
1 绪论 | 第8-10页 |
·课题背景及研究意义 | 第8-9页 |
·论文结构安排 | 第9-10页 |
2 多核处理器技术 | 第10-16页 |
·通用多核处理器及其核间通信技术 | 第10-11页 |
·多核处理器 | 第10页 |
·多核处理器间通信技术 | 第10-11页 |
·KeyStone架构下多核处理器技术 | 第11-16页 |
·KeyStone架构下的TeraNet总线 | 第12-13页 |
·KeyStone架构下的共享内存控制器 | 第13-14页 |
·KeyStone架构下的多核导航器 | 第14-15页 |
·KeyStone架构下的HyperLink | 第15-16页 |
3 基于多核DSP的通用软件无线电平台设计 | 第16-21页 |
·硬件设计 | 第16-18页 |
·系统硬件架构 | 第16页 |
·Virtex6硬件架构 | 第16-17页 |
·TMS320C6678硬件架构 | 第17页 |
·VPX接口互联硬件架构 | 第17-18页 |
·软件设计 | 第18-21页 |
·系统软件架构 | 第18-19页 |
·Virtex6软件架构 | 第19页 |
·TMS320C6678多核软件架构 | 第19-20页 |
·板级通信互联软件架构 | 第20-21页 |
4 基于多核DSP软件无线电平台硬件实现 | 第21-33页 |
·Virtex6硬件设计 | 第21-28页 |
·电源电路设计 | 第21-23页 |
·配置电路设计 | 第23-24页 |
·多通道ADC采样电路设计 | 第24-25页 |
·DDR3内存电路设计 | 第25页 |
·SRIO和PCIE接口电路设计 | 第25-27页 |
·Gbit以太网口接口电路设计 | 第27-28页 |
·VPX板卡接口电路设计 | 第28页 |
·TMS320C6678硬件设计 | 第28-33页 |
·电源电路设计 | 第29页 |
·FPGA配置启动电路设计 | 第29-30页 |
·时钟分配电路设计 | 第30页 |
·DDR3内存电路设计 | 第30-31页 |
·SRIO接口电路设计 | 第31页 |
·Gbit以太网口电路设计 | 第31-32页 |
·EMIF接口电路设计 | 第32-33页 |
5 基于多核DSP软件无线电平台软件实现 | 第33-56页 |
·KeyStone架构的BootLoader设计 | 第33-35页 |
·EMIF方式下的二级启动 | 第33-34页 |
·Image文件的组成和生成 | 第34-35页 |
·SYS/BIOS实时操作系统 | 第35-44页 |
·SYS/BIOS配置相关 | 第36页 |
·SYS/BIOS的启动、运行流程 | 第36-38页 |
·SYS/BIOS中的线程 | 第38-39页 |
·SYS/BIOS TASK线程 | 第39-40页 |
·SYS/BIOS线程的同步与通信 | 第40-42页 |
·SYS/BIOS的中断线程 | 第42-43页 |
·SYS/BIOS的内存管理 | 第43-44页 |
·多核程序设计 | 第44-51页 |
·多核间通信的常用模型 | 第44-45页 |
·多核间通信的机制 | 第45-48页 |
·多核间通信模块设计 | 第48-50页 |
·测试结果 | 第50-51页 |
·高速串行口软件实现 | 第51-56页 |
·多核DSP和FPGA通信流程 | 第51-52页 |
·多核DSP端SRIO模块设计 | 第52-54页 |
·测试结果 | 第54-56页 |
6 高速PCB电路设计 | 第56-69页 |
·多层电路板结构设计 | 第56-58页 |
·多层电路板叠层结构设计 | 第56-57页 |
·多层电路板机械层设计 | 第57-58页 |
·去耦电容布局和平面分割 | 第58-61页 |
·去耦电容布局 | 第58-60页 |
·电源平面分割 | 第60-61页 |
·配置外同步时钟设计 | 第61-62页 |
·ADS5463时钟和数据布线约束 | 第62-64页 |
·DDR3约束规则和走线设置 | 第64-67页 |
·通用软件无线电平台硬件实物图 | 第67-69页 |
7 总结与展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-72页 |