基于FPGA的通信信号信道化检测及其参数估计
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-11页 |
1 绪论 | 第11-15页 |
·课题背景及意义 | 第11页 |
·课题的国内外研究现状 | 第11-13页 |
·数字信道化技术研究现状 | 第11-12页 |
·通信信号检测及参数估计研究现状 | 第12页 |
·FPGA与DSP互连通信研究现状 | 第12-13页 |
·论文主要工作及结构安排 | 第13-15页 |
2 通信信号的信道化接收 | 第15-46页 |
·引言 | 第15-16页 |
·信道化基本理论 | 第16-23页 |
·信号采样理论 | 第16-18页 |
·抽取与内插 | 第18-21页 |
·基于FFT多相滤波器的道化接收机 | 第21-23页 |
·仿真试验 | 第23-29页 |
·抗混叠信道化的FPGA实现 | 第29-41页 |
·高速采样的实现 | 第29-32页 |
·抽取的实现 | 第32-34页 |
·多相滤波器组的实现 | 第34-36页 |
·IFFT的FPGA实现 | 第36-41页 |
·抗混叠信道化的硬件平台验证 | 第41-46页 |
·硬件平台介绍 | 第41-44页 |
·抗混叠信道化硬件仿真结果 | 第44-46页 |
3 通信信号的检测与基本参数估计 | 第46-64页 |
·引言 | 第46页 |
·平方检波的实现 | 第46页 |
·滤波的实现 | 第46-47页 |
·脉冲检测门限设置 | 第47-48页 |
·脉宽测量的实现 | 第48-49页 |
·脉冲重复周期的测量 | 第49-51页 |
·载频测量的实现 | 第51-55页 |
·载频测量原理 | 第51页 |
·积累平均的实现 | 第51-52页 |
·相位的测量 | 第52-55页 |
·到达角的测量 | 第55-56页 |
·通信信号检测与估计的硬件平台验证 | 第56-64页 |
·脉冲信号的检测 | 第58-59页 |
·脉冲宽度的测量 | 第59-60页 |
·脉冲重复周期的测量 | 第60-62页 |
·脉冲中心频率的测量 | 第62-64页 |
4 FPGA与DSP互连通信 | 第64-96页 |
·基于FPGA的DDR3存储器控制 | 第64-74页 |
·高速率数据存储的整体设计 | 第64-65页 |
·用户接口设计 | 第65-74页 |
·顺序信道化 | 第74-77页 |
·基本原理 | 第74-75页 |
·顺序信道化的FPGA实现 | 第75-77页 |
·顺序信道化的硬件平台验证 | 第77页 |
·RapidIO高速互连通信 | 第77-96页 |
·引言 | 第77-78页 |
·RapidIO结构体系 | 第78页 |
·RapidIO高速传输的FPGA实现 | 第78-92页 |
·RapidIO高速传输的硬件验证 | 第92-96页 |
5 总结与展望 | 第96-97页 |
致谢 | 第97-98页 |
参考文献 | 第98-100页 |