首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信息论论文--信号检测与估计论文

基于FPGA的通信信号信道化检测及其参数估计

摘要第1-4页
Abstract第4-5页
目录第5-11页
1 绪论第11-15页
   ·课题背景及意义第11页
   ·课题的国内外研究现状第11-13页
     ·数字信道化技术研究现状第11-12页
     ·通信信号检测及参数估计研究现状第12页
     ·FPGA与DSP互连通信研究现状第12-13页
   ·论文主要工作及结构安排第13-15页
2 通信信号的信道化接收第15-46页
   ·引言第15-16页
   ·信道化基本理论第16-23页
     ·信号采样理论第16-18页
     ·抽取与内插第18-21页
     ·基于FFT多相滤波器的道化接收机第21-23页
   ·仿真试验第23-29页
   ·抗混叠信道化的FPGA实现第29-41页
     ·高速采样的实现第29-32页
     ·抽取的实现第32-34页
     ·多相滤波器组的实现第34-36页
     ·IFFT的FPGA实现第36-41页
   ·抗混叠信道化的硬件平台验证第41-46页
     ·硬件平台介绍第41-44页
     ·抗混叠信道化硬件仿真结果第44-46页
3 通信信号的检测与基本参数估计第46-64页
   ·引言第46页
   ·平方检波的实现第46页
   ·滤波的实现第46-47页
   ·脉冲检测门限设置第47-48页
   ·脉宽测量的实现第48-49页
   ·脉冲重复周期的测量第49-51页
   ·载频测量的实现第51-55页
     ·载频测量原理第51页
     ·积累平均的实现第51-52页
     ·相位的测量第52-55页
   ·到达角的测量第55-56页
   ·通信信号检测与估计的硬件平台验证第56-64页
     ·脉冲信号的检测第58-59页
     ·脉冲宽度的测量第59-60页
     ·脉冲重复周期的测量第60-62页
     ·脉冲中心频率的测量第62-64页
4 FPGA与DSP互连通信第64-96页
   ·基于FPGA的DDR3存储器控制第64-74页
     ·高速率数据存储的整体设计第64-65页
     ·用户接口设计第65-74页
   ·顺序信道化第74-77页
     ·基本原理第74-75页
     ·顺序信道化的FPGA实现第75-77页
     ·顺序信道化的硬件平台验证第77页
   ·RapidIO高速互连通信第77-96页
     ·引言第77-78页
     ·RapidIO结构体系第78页
     ·RapidIO高速传输的FPGA实现第78-92页
     ·RapidIO高速传输的硬件验证第92-96页
5 总结与展望第96-97页
致谢第97-98页
参考文献第98-100页

论文共100页,点击 下载论文
上一篇:数字通信信号调制识别与参数估计
下一篇:基于多核DSP的通用软件无线电平台设计与实现