摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-13页 |
·研究背景 | 第9-10页 |
·RS 码在 Link-16 数据链中的应用 | 第10-11页 |
·论文主要研究内容及章节安排 | 第11-13页 |
第2章 信道编码的基本理论和数学基础 | 第13-21页 |
·信道编码基本理论 | 第13-15页 |
·信道编码定理 | 第13页 |
·纠错编码的分类 | 第13-15页 |
·数学基础 | 第15-16页 |
·群的概念 | 第15页 |
·有限域的有关概念 | 第15-16页 |
·有限域上的加法和乘法 | 第16页 |
·循环码与 RS 码 | 第16-20页 |
·循环码 | 第16-18页 |
·多元 BCH 码 | 第18-19页 |
·RS 码及其结构 | 第19-20页 |
·本章小结 | 第20-21页 |
第3章 RS 码编解码算法 | 第21-45页 |
·RS 码编码算法 | 第21-22页 |
·RS 码译码算法概述 | 第22-23页 |
·RS 码硬译码算法 | 第23-34页 |
·伴随式的计算 | 第24-25页 |
·关键方程的求解 | 第25-30页 |
·钱搜索求解错误位置 | 第30页 |
·Forney 算法 | 第30-32页 |
·RS(31,15)的硬解码纠错性能分析 | 第32-34页 |
·RS 码代数软判决译码 | 第34-44页 |
·软译码的理论基础 | 第34-37页 |
·GS 算法 | 第37-40页 |
·KV 算法 | 第40-42页 |
·RS(31,15)软译码性能仿真与分析 | 第42-44页 |
·本章小结 | 第44-45页 |
第4章 RS 编译码的逻辑实现 | 第45-59页 |
·有限域中运算的实现 | 第45-47页 |
·RS 编码器的设计 | 第47-48页 |
·RS(31,15)编码器的逻辑设计 | 第47页 |
·编码仿真与验证 | 第47-48页 |
·RS 译码器的设计 | 第48-55页 |
·总体逻辑规划 | 第48-50页 |
·伴随式模块的硬件实现 | 第50-51页 |
·解关键方程模块的实现及其改进 | 第51-54页 |
·Chien 搜索和 Forney 算法的硬件实现以及改进 | 第54-55页 |
·硬件译码器的仿真验证 | 第55-58页 |
·译码器功能仿真 | 第56-57页 |
·编译和时序分析 | 第57-58页 |
·本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-63页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第63-64页 |
致谢 | 第64页 |