基于ARM技术的多路跳频器的研究与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·跳频通信研究现状与发展 | 第10-11页 |
| ·嵌入式的发展与应用 | 第11-13页 |
| ·研究的目标与主要内容 | 第13-14页 |
| 第2章 系统设计的相关理论基础 | 第14-33页 |
| ·跳频通信技术 | 第14-18页 |
| ·跳频通信的工作原理 | 第14-15页 |
| ·跳频通信的主要性能指标 | 第15页 |
| ·跳频图案 | 第15-18页 |
| ·DDS技术 | 第18-25页 |
| ·DDS工作原理 | 第18-20页 |
| ·DDS的主要技术指标 | 第20-21页 |
| ·AD9850简介 | 第21-25页 |
| ·ARM技术 | 第25-29页 |
| ·ARM简介 | 第25-27页 |
| ·Mini2440开发板简介 | 第27-29页 |
| ·μC/OSⅡ系统 | 第29-32页 |
| ·嵌入式实时操作系统 | 第29-31页 |
| ·μC/OSⅡ系统简介 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 第3章 基于ARM的多路跳频器设计 | 第33-57页 |
| ·总体方案设计 | 第33-41页 |
| ·系统构成设计 | 第33页 |
| ·系统参数设计 | 第33-39页 |
| ·开发环境与器件选择 | 第39-41页 |
| ·ARM主控模块设计 | 第41-51页 |
| ·系统硬件平台的搭建 | 第41-46页 |
| ·μC/OS Ⅱ系统移植 | 第46-49页 |
| ·系统主控程序设计 | 第49-51页 |
| ·DDS频率产生模块 | 第51-54页 |
| ·AD9850并行控制跳频程序设计 | 第51-52页 |
| ·AD9850串行控制跳频程序设计 | 第52-54页 |
| ·LCD显示模块 | 第54-56页 |
| ·LCD界面显示程序设计 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第4章 系统测试结果及性能分析 | 第57-79页 |
| ·DDS信号的测试与结果分析 | 第57-63页 |
| ·数字频率合成信号测试结果及性能分析 | 第57-63页 |
| ·单路跳频器的测试与结果分析 | 第63-73页 |
| ·并行控制DDS跳频器的测试结果及性能分析 | 第63-69页 |
| ·串行控制DDS跳频器的测试结果及性能分析 | 第69-73页 |
| ·多路跳频器的测试结果及性能分析 | 第73-76页 |
| ·LCD显示模块的测试与结果分析 | 第76-78页 |
| ·本章小结 | 第78-79页 |
| 结论 | 第79-81页 |
| 参考文献 | 第81-83页 |
| 附录 | 第83-84页 |
| 附录1 硬件实物图 | 第83-84页 |
| 致谢 | 第84-85页 |