| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·本课题的研究背景及意义 | 第8-9页 |
| ·高速数据采集存储的发展现状及前景 | 第9-10页 |
| ·高速数据采集存储面临的关键问题 | 第10页 |
| ·论文的主要内容和研究方法 | 第10-12页 |
| 2 高速数据采集存储系统理论及总体构架设计 | 第12-18页 |
| ·高速数据采集基本理论 | 第12-16页 |
| ·数据采集的基本流程 | 第12-14页 |
| ·数据采集的基本理论 | 第14-16页 |
| ·高速数据采集存储系统的总体构架 | 第16-18页 |
| 3 高速数据采集存储系统关键模块设计 | 第18-36页 |
| ·中心控制器件FPGA 的设计 | 第18-23页 |
| ·FPGA 设计流程 | 第18-21页 |
| ·FPGA 选型 | 第21-22页 |
| ·FPGA 的配置 | 第22-23页 |
| ·采集控制模块设计 | 第23-28页 |
| ·ADC 芯片选择 | 第23-25页 |
| ·A/D 前端信号调理电路设计 | 第25-28页 |
| ·FPGA 内部搭建FIFO | 第28-29页 |
| ·存储控制模块设计 | 第29-33页 |
| ·芯片选择 | 第29-30页 |
| ·DRAM 工作原理 | 第30页 |
| ·SDRAM 控制器的设计 | 第30-33页 |
| ·时钟模块 | 第33-34页 |
| ·电源模块 | 第34-36页 |
| 4 基于信号完整性的 PCB 设计与仿真 | 第36-61页 |
| ·高速PCB 设计存在的问题 | 第36-38页 |
| ·电磁兼容概述 | 第36-37页 |
| ·电源完整性概述 | 第37页 |
| ·信号完整性概述 | 第37-38页 |
| ·信号完整性理论基础 | 第38-46页 |
| ·传输线反射 | 第39-42页 |
| ·串扰 | 第42-46页 |
| ·HyperLynx 仿真在 PCB 设计中的关键作用 | 第46-54页 |
| ·HyperLynx 功能简介 | 第46-47页 |
| ·布线前信号完整性分析 | 第47-54页 |
| ·高速PCB 设计经验规则 | 第54-58页 |
| ·原理图中的信号完整性设计规则 | 第54-55页 |
| ·PCB 中的信号完整性设计规则 | 第55-58页 |
| ·关键网络的信号完整性分析 | 第58-61页 |
| 5 系统调试与功能验证 | 第61-63页 |
| ·高速数据采集系统的调试 | 第61页 |
| ·功能验证 | 第61-63页 |
| 6 总结 | 第63-65页 |
| ·全文总结 | 第63页 |
| ·本文的创新点及不足 | 第63-65页 |
| 参考文献 | 第65-68页 |
| 攻读硕士学位期间发表的论文及参与的科研工作 | 第68-69页 |
| 致谢 | 第69页 |