| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 绪论 | 第12-17页 |
| ·UMTS 长期演进LTE | 第12-14页 |
| ·LTE 的概念 | 第12页 |
| ·LTE 关键技术 | 第12-14页 |
| ·LTE 同步技术研究现状 | 第14-15页 |
| ·主要研究工作 | 第15页 |
| ·论文组织 | 第15-17页 |
| 第二章 LTE 系统物理层概述 | 第17-27页 |
| ·LTE 无线帧结构 | 第17-19页 |
| ·基本物理资源 | 第19-21页 |
| ·物理信道 | 第19页 |
| ·时隙结构与物理RE | 第19-21页 |
| ·OFDMA 与SC-FDMA | 第21-24页 |
| ·TDD-LTE 特殊子帧 | 第24-25页 |
| ·LTE 同步技术相关信道 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 TDD-LTE 下行同步技术研究及算法设计 | 第27-49页 |
| ·基于分级的同步过程 | 第27-28页 |
| ·下行同步前导序列 | 第28-35页 |
| ·主同步序列PSS | 第28-31页 |
| ·辅同步序列SSS | 第31-35页 |
| ·下行同步信道结构 | 第35-38页 |
| ·时域结构 | 第35-37页 |
| ·频域结构 | 第37-38页 |
| ·OFDMA 基带信号生成 | 第38-39页 |
| ·下行同步接收端设计 | 第39-48页 |
| ·下行同步接收端基本结构 | 第39-40页 |
| ·PSS 序列解调算法设计 | 第40-44页 |
| ·SSS 序列解调算法设计 | 第44-47页 |
| ·下行同步精度提高策略 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 TDD-LTE 上行同步技术研究及算法设计 | 第49-62页 |
| ·TDD-LTE 上行定时同步策略 | 第49-51页 |
| ·随机接入信道结构 | 第51-54页 |
| ·PRACH 符号格式 | 第51-53页 |
| ·PRACH 频域结构 | 第53-54页 |
| ·上行同步前导序列 | 第54-58页 |
| ·ZC 基序列 | 第54-55页 |
| ·前导序列的生成 | 第55-57页 |
| ·SC-FDMA 基带信号生成 | 第57-58页 |
| ·上行同步接收端设计 | 第58-61页 |
| ·上行同步接收端基本结构 | 第58页 |
| ·上行同步检测算法的改进 | 第58-61页 |
| ·本章小结 | 第61-62页 |
| 第五章 TDD-LTE 同步链路仿真分析 | 第62-72页 |
| ·无线信道模型搭建 | 第62-63页 |
| ·TDD-LTE 下行同步链路仿真分析 | 第63-68页 |
| ·TDD-LTE 上行同步链路仿真分析 | 第68-71页 |
| ·本章小结 | 第71-72页 |
| 第六章 TDD-LTE 基站侧同步链路的DSP 实现 | 第72-86页 |
| ·MSC8156 DSP 及开发环境简介 | 第72-77页 |
| ·MSC8156 结构 | 第72-73页 |
| ·MAPLE 简介 | 第73页 |
| ·SC3850 子系统结构 | 第73-76页 |
| ·配套开发环境 | 第76-77页 |
| ·TDD-LTE 基站侧同步链路的实现 | 第77-81页 |
| ·下行同步发送端的DSP 实现 | 第77-79页 |
| ·上行同步接收端的DSP 实现 | 第79-81页 |
| ·TDD-LTE 上行同步接收端性能测试 | 第81-85页 |
| ·正确性测试 | 第81页 |
| ·存储资源占用 | 第81-82页 |
| ·CPU 资源占用测试 | 第82-84页 |
| ·实时处理评估 | 第84-85页 |
| ·本章小结 | 第85-86页 |
| 第七章 结论与展望 | 第86-88页 |
| ·论文工作总结 | 第86-87页 |
| ·下一步研究展望 | 第87-88页 |
| 致谢 | 第88-89页 |
| 参考文献 | 第89-91页 |
| 个人简历及攻读硕士期间的研究成果 | 第91-92页 |